- 1、本文档共52页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5 . 锁存器和触发器
5.1 双稳态存储单元电路
5.2 锁存器
5.3 触发器的电路结构和工作原理
5.4 触发器的逻辑功能
1. 掌握SR、D锁存器的逻辑功能;
2. 掌握 SR 触发器、JK 触发器、D 触发器及 T 触发器的逻辑功能,掌握触发器逻辑功能表示方法——功能表、特性方程、状态图、波形图,掌握触发器功能转换的方法;
3. 理解锁存器、触发器的电路结构、工作原理和动态特性。
教学要求
概述
时序逻辑电路
工作特征:时序逻辑电路工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。即具有记忆功能。
结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。
锁存器和触发器是构成时序逻辑电路的基本逻辑单元。
5.1 双稳态存储单元电路
双稳态的概念:只有两种稳定的状态(0,1),在外作用下,可以从一个稳定状态变化到另一个稳定状态。
5.1.1 双稳态的概念
1. 电路结构
最基本的双稳态电路如图所示
5.1.2 双稳态存储单元电路
反馈
Q端的状态定义为电路输出状态。
电路有两个互补的输出端Q和
5.1 双稳态存储单元电路
2. 逻辑状态分析
1
1
0
0
0状态
1
1
0
0
1状态
在两种稳定状态中,输出Q和 总是互补的;
电路只存在两种可以长期保持的稳定状态,故称双稳态电路;
电路具有记忆1位二进制数据的功能。
5.1 双稳态存储单元电路
5.1.2 双稳态存储单元电路
5.2.1 SR 锁存器
1. 基本SR锁存器
基本SR锁存器如图所示
逻辑符号
电路说明:
两个互补的输出端Q和
两个输入端R、S
R- Reset 为置0端(复位端)
S- Set 为置1端 (置位端)
现态:R、S信号作用前Q端的状态,现态用Qn表示,可简写为Q。
次态:R、S信号作用后Q端的状态,次态用Qn+1 表示。
逻辑表达式:
5.2 锁存器
工作原理
①. R = 0、S = 0
0
1
0
1
0
0
0
0
0 0
0
0
0 0
1
1
保持
可以看出:R、S信号=1有效,当R、S信号都无效,状态保持不变。
5.2 锁存器
5.2.1 SR 锁存器
工作原理
②. R = 1、S = 0
0
1
0
1
0
0
1
1
1 0
0
0
1
0
1 0
1
1
0
0
置0
R信号有效,置0。
信号消失后,记忆0
5.2 锁存器
5.2.1 SR 锁存器
工作原理
②. R = 0、S = 1
0
1
0
1
0
0
1
1
0 1
0
1
1
0
0 1
1
1
0
1
置1
S信号有效,置1。
信号消失后,记忆1
5.2 锁存器
5.2.1 SR 锁存器
工作原理
②. R = 1、S = 1
0
1
0
1
1
1 1
0
?
1
0
1 1
1
0
?
不允许
1
1
0
0
不允许R、S信号同时有效。
R、S信号都有效后同时撤销,状态不确定。
5.2 锁存器
5.2.1 SR 锁存器
基本SR锁存器工作原理小结
①. 输入信号高电平为有效电平
②. R=0 S=0 都无效 保持不变
③. R=1有效 置0 Q=0
④. S=1有效 置1 Q=1
⑤. 不允许S、R同时有效
输入信号约束条件:SR=0
波形图如图
S=1,置1,
R=1,置0,
RS锁存器功能表
S撤销后仍为1
R撤销后仍为0
5.2 锁存器
5.2.1 SR 锁存器
用与非门构成的基本SR锁存器
逻辑符号
逻辑图
RS锁存器功能表
5.2 锁存器
5.2.1 SR 锁存器
利用基本RS锁存器消去机械开关的振动
机械开关K闭合时, vO=0,但由于振动,开关一会儿闭合,一会儿断开,使得 vO在几十ms内,时=0,时=1。
几十ms
5.2 锁存器
5.2.1 SR 锁存器
消去机械开关的振动电路如图
当开关由A到B,S=0 R=1 vO=1
若振动S=1,R S=11,vO=1不变
当开关由B到 A ,R=0 S=1 vO=0
若振动R=1,R S=11,vO=0不变
vO
vB
vA
振动R S=11或10,vO=1
振动R S=11或01,vO=0
A
B
5.2 锁存器
输出没有时=0时=1现象
5.2.1 SR 锁存器
2. 逻辑门控SR锁存器
基本RS锁存器,锁存器状态直接受输入信号RS控制,一旦输入信号变化,锁存器状态随之发生变化。
实际应用中,要求锁存器按一定的时间节拍动作,输入信号的作用受到使能信号E的控制。为此设计如图逻辑门控SR锁存器。
逻辑符号
电路结构
5.2 锁存器
5.2.1 SR 锁存器
2. 逻辑门控S
您可能关注的文档
- 《钓鱼的启示》课件试卷.ppt
- 混凝土第9章讲义.ppt
- 《钓鱼的启示》课件4试卷.ppt
- 《钓鱼的启示》教学试卷.ppt
- 《电工基础》劳动版(第五版)第一章案例.ppt
- 《钓鱼的启示》4试卷.ppt
- 《钓鱼》试卷.ppt
- ROHS常识案例.ppt
- 《钓鱼》教学2试卷.ppt
- ROHS培训教材案例.ppt
- 2025江浙沪居民睡眠健康小调研报告.pdf
- 毕业论文的开题报告范文.docx
- 团委活动方案(拓展).docx
- 汽车智能驾驶行业深度报告:端到端与AI共振,智驾平权开启新时代.pdf
- 小核酸行业深度:技术平台和适应症不断验证,迎来销售和临床密集兑现期-华福证券-2025.3.31-65页.docx
- 医药生物行业医疗AI专题报告二多组学篇AI技术驱动精准诊断实现重要突破-25031440页.docx
- CXO行业系列报告三寒冬已过行业需求逐步回暖-25031430页.docx
- 全国租赁市场报告2025年3月_可搜索.pdf
- 玩具行业“情绪经济”专题:创新玩法+IP赋能,重新定义玩具-华鑫证券-2025.docx
- 医疗保健行业PCAB抑制剂药物深度报告抑酸药物市场空间广阔PCAB抑制剂大有可为-25.pdf
文档评论(0)