《数字电子技术基础--刘如军》CH32.pptVIP

  • 12
  • 0
  • 约2.26千字
  • 约 18页
  • 2017-04-11 发布于浙江
  • 举报
3.2 加法器和数值比较器 3.2.1 加法器 一、半加器和全加器 1. 半加器(Half Adder) 两个 1 位二进制数相加不考虑低位进位。 0 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 真 值 表 函数式 Ai+Bi = Si (和) ? Ci (进位) 逻 辑 图 曾 用 符 号 国 标 符 号 半加器(Half Adder) 函 数 式 2. 全加器(Full Adder) 两个 1 位二进制数相加,考虑低位进位。 Ai + Bi + Ci -1(低位进位) = Si (和) ? Ci (向高位进位) 1 0 1 1 --- A 1 1 1 0 --- B + --- 低位进位 1 0 0 1 0 1 1 1 1 真 值 表 标准 与或式 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 1 --- S 高位进位← 0 卡诺图 全加器(Full Adder) A BC 0 1 00 01 11 10 1 1 1 1 A BC 0 1 00 01 11 10 1 1 1 1 圈 “ 0 ” 最简与或式 圈 “ 1 ” 逻辑图 (a) 用与门、或门和非门实现 曾用符号 国标符号

文档评论(0)

1亿VIP精品文档

相关文档