数电数字钟课程设计报告汇编.docxVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电数字钟课程设计报告汇编

嘉兴学院 PAGE 5 PAGE \* MERGEFORMAT9 数字电子电路 课程设计说明书 题目名称: 数字钟的设计与制作 姓 名: 项方康 班 级: 电信 121 学 号: 201233285128 日 期: 2014年12月13日 数字电子电路课程设计任务书 一.设计分组: 电子信息专业121、122班,制作每两人一组 。 二.时间安排: 1周,进度要求如下 序号设计内容所用时间1布置任务及调研,电子系统的总体设计1天4制作与调试3天5撰写设计报告书,答辩1天合 计5天课程设计起止日期:2014年12月10 日—12月14日 三、课程设计任务(即要求): 课程设计题目:数字钟的设计与制作 (一)设计指标: 1.显示时、分、秒。采用24小时制。 2.制作、调试出一个具有直流电源、简易信号源及用来计“时”“分”“秒”的数字钟系统。并按照直流电源、简易信号源、及“秒”、“分”进位和“时”循环进位是否正常给予不同记分。 3.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 (二)具体要求: 1.制作、调试数字钟实物 ;要求焊接、调试出一个具有直流电源、简易信号源及用来计“时”“分”“秒”的数字钟系统。 2.按设计任务书的要求的格式,撰写或打印课程设计报告书。 3.设计总结和答辩。 (三)实验仪器、工具: 1. 共阳(共阴)七段数码管/计数器/译码驱动集成电路。 2. 导线/电阻/电容/石英晶体/变压器等。 3.示波器、万用表。 四.设计报告要求: 格式要求:(见附录) 内容要求: 1. 画出设计的原理框图,并要求说明该框图的工作过程及每个模块的功能。 2. 画出各功能模块的电路图,加以原理说明(如10进制到6进制转换的原理,个位到十位的进位信号选择和变换等)。 3.描述设计制作的数字钟及其运行结果。说明测试中出现的故障及其排除方法 4.总结:设计过程中遇到的问题及解决办法;课程设计中的心得体会;对课程设计内容、方式、要求等各方面的建议。 5.附录1:画出总布局接线图(集成块按实际布局位置画,关键的连接单独应画出,计数器到译码器的数据线、译码器到数码管的数据线可以简化画法,但集成块的引脚须按实际位置画,并注明名称。)(或附上实物照片) 6. 附录2:元器件清单。 五、课程设计参考资料 1.彭介华主编:《数字电子电路课程设计指导》,高等教育出版社,2002年出版。 2.郑步生. Multisim2001电路设计及仿真入门与应用.电子工业出版社.2002 3.高吉祥主编.数字电子电路基础实验与课程设计.北京:电子工业出版社,2002 4.扬志亮. Protel99SE电路原理图设计技术 .西北工业大学出版社. 2002 5. HYPERLINK / / 6. HYPERLINK / / 2014年12月08日 数字钟的设计与制作 总体方案设计: 图  SEQ 图 \* ARABIC 1 整体系统框图 数字钟实际上是对基准脉冲进行计数的计数电路再加上相应的显示模块。系统整体框图如上所示,有六个共阴数码管和六个七段数码管显示译码芯片CD4511及相关应用电路构成数字钟的显示模块。脉冲计数模块采用六块74LS161及其应用电路构成。各进位端根据其逻辑关系用相应门电路构成。基准脉冲采用外接的形式接入。 单元电路设计: 数码管选用的是八段共阴数码管(红光) 、七段解码显示驱动芯片CD4511、各段位之间串联上500欧姆的限流电阻。数码管dp脚接地,另外七段接在CD4511的相应引脚上。CD4511LT、BI脚拉高,LE脚拉低。使其只工作在译码显示的功能上。 图  SEQ 图 \* ARABIC 2 单路数码管显示电路 计数器的Q0~Q3脚与显示译码器CD4511的A0~A3对位相接。CET、CPT、PE脚拉高,时钟脉冲及清零端按照其逻辑功能接到相应位置。需要注意的是秒钟分钟时钟的个位是逢十清零,秒钟分钟的十位是逢六清零,时钟十位是逢二清零。 图  SEQ 图 \* ARABIC 3 计数器与译码器连接电路 进位端及清零端的处理:从秒钟个位清零端开始,低位的清零端都通过一个非门电路连到高位的CP脉冲端,以实现清零的同时进位。基准时钟脉冲从秒钟个位CP脚输入。清零的话,是根据输出A0~A3的各位输出和清零触发位的关系,再以相应的门电路来实现清零,拿逢十清零秒钟个位来说,A0~A3的各位输出为0101是触发清零进位信号。其他

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档