位同步信号提取电路功能模块的设计与建模.doc

位同步信号提取电路功能模块的设计与建模.doc

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
位同步信号提取电路功能模块的设计与建模

学 号: 课 程 设 计 题 目 位同步信号提取电路功能模块的设计与建模 学 院 信息工程学院 专 业 班 级 姓 名 指导教师 2015年 12 月 31 日 课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 信息工程学院 题 目: 位同步信号提取电路功能模块的设计与建模 初始条件: (1)MAX PLUSII、Quartus II、ISE等软件; (2)课程设计辅导书:《通信原理课程设计指导》 (3)先修课程:数字电子技术、模拟电子技术、电子设计EDA、通信原理。 要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求) (1)课程设计时间:一周; (2)课程设计题目:位同步信号提取电路功能模块的设计与建模; (3)本课程设计统一技术要求:按照要求题目进行逻辑分析,掌握锁相法,画出实现电路原理图,设计出各模块逻辑功能,编写VHDL语言程序,上机调试、仿真,记录实验结果波形,对实验结果进行分析 参考文献:段吉海.数字通信系统建模与设计.北京:电子工业出版社,2004 江国强.EDA技术与应用. 北京:电子工业出版社,2010 John G. Proakis.Digital Communications. 北京:电子工业出版社,2011 指导教师签名: 年 月 日 系主任(或责任教师)签名: 年 月 日 目录 摘 要 1 Abstract 1 Quartus II软件介绍 2 设计原理 4 2.1位同步原理 4 2.2 数字锁相环的原理与方框图 5 3 设计思路 6 4电路仿真 8 4.1 码型变换模块 8 4.2 鉴相模块 10 4.3 控制调节模块 11 5总电路图与运行结果 12 5.1总电路图 12 5.2 仿真总结 13 6心得体会 16 参考文献 17 附录 18 分频器VHDL语言程序 18 移位寄存器VHDL语言程序 19 本科生课程设计成绩评定表 24 同步是通信系统中一个非常重要的实际问题。在同步通信系统中,同步系统性能的降低会导致通信系统性能的降低,甚至使通信系统不能正常工作故位同步提取是一个十分重要的课题。目前,在数字通信系统中,常采用数字锁相法来提取位同步信号在本次课程设计中,我们根据锁相环位同步提取技术的原理,并用VHDL 语言编程实现,在Quartus II下编译仿真通过,给出仿真波形图。经分析该设计稳定可靠,且能够完成要求。 Quartus?II Abstract Synchronization is a very important practical problem in the communication system. In the communication system ,synchronous system function′s lower will cause communication system function to lower ,even making the communication system can′t work normally. Therefore ,a bit synchronous extraction is a very important topic,To achieve a synchronized method mainly has two kinds of external synchronization method and the synchronization method.At present, digital phase locking method is often used to extract a sync signal in the digital communication system.A synchronous phase lock method is the basic principle of using phase discriminator is at the receiving end receives the code and the local clock of a sync signal phase, if both inconsistent

文档评论(0)

haihang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档