- 1、本文档共67页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
eda技术总实验报告 论文
实 验 报 告
实验课程: EDA技术
2012年 12月 27日
目 录
实验一 一位全加器
实验二 模可变计数器
实验三 数字时钟
实验四 序列发生和检测
实验五 交通灯控制
实验六 16*16点阵显示
南昌大学实验报告
学生姓名: 邱永洪 学 号: 6100210026 专业班级: 中兴101
实验类型:□ 验证 □ 综合 ■ 设计 □ 创新 实验日期:2012、10、12
实验一 一位二进制全加器设计实验
实验目的
1、学习Quartus II的文本和原理图输入方法设计简单组合电路以熟悉QuartusII的使用;
2、熟悉设备和软件,掌握实验操作。
实验内容与要求
(1)在利用VHDL编辑程序实现半加器和或门,在主层中进行应用。熟悉层次设计概念;
(2)给出此项设计的仿真波形;
(3)参照实验板的引脚号,选定和锁定引脚,编程下载,进行硬件测试。
三、设计思路
1 ,一个1位全加器可以用两个1位半加器及一个或门连接而成。而一个1位半加器可由基本门电路组成。半加器的真值表为
a b so co 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1
其中a为被加数,b为加数,co为本位向高位进位,so为本位和
因而可得表达式为: co=ab 而so= ab+ab =a⊕b
其VHDL文本如下
LIBRARY IEEE; --半加器描述(1):布尔方程描述方法
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY h_adder IS
PORT (a, b : IN STD_LOGIC;
co, so : OUT STD_LOGIC);
END ENTITY h_adder;
ARCHITECTURE fh1 OF h_adder is
BEGIN
so = NOT(a XOR (NOT b)) ; co = a AND b ;
END ARCHITECTURE fh1;
2,而全加器的真值表如下;
ain bin cin count sum 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 其中ain为被加数,bin为加数,cin为低位向本位的进位,count为本位向高位的借位,sum为本位和
所以,一位全加器的表达式如下:
S=ain⊕bin⊕cin
=ainbin+cinain+cinbin
3,或门VHDL文本如下
LIBRARY IEEE ; --或门逻辑描述
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY or2a IS
PORT (a, b :IN STD_LOGIC;
c : OUT STD_LOGIC );
END ENTITY or2a;
ARCHITECTURE one OF or2a IS
BEGIN
c = a OR b ;
END ARCHITECTURE one;
四、VHDL文本输入法设计
常用的硬件描述语言(HDL)就是VHDL语言,同原理图设计方法类似,首先打开Quartus II 7.2建立工程文件,然后选择菜单File-New,在Device Design Files标签选项框中选择VHDL File
图(2)文本输入
3.保存好后,进行综合编译,如果有错误,折回修改。
4、建立波形文件,导入结点,并设置好仿真结束时间,保存文件,进行仿真设置,然后进行波形仿真,如下图:
图(4)
六、仿真波形分析
.如下图:
图(5)波形分析
经过分析,可知仿真结果与真值表相同
ain bin cin count sum 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1
您可能关注的文档
- 11g与03g平法对比解析 论文.doc
- 10kv直流调速系统设计定稿 论文.doc
- 11井下中央变电所 论文.doc
- 12万立方米每天的城市污水处理厂工艺设计 论文.doc
- 16 16汉字点阵显示屏设计报告书 论文.doc
- 16种寻找潜在客户的方法 论文.doc
- 11万立方米日城市污水处理厂设计污水处理设计说明书 论文.doc
- 30万吨pvc生产工艺流程工厂设计 论文.doc
- 30万吨镀锌线工艺简述 论文.doc
- 30万吨煤矿防治煤与瓦斯突出专项设计 论文.doc
- 2026年中考物理高频考点复习:物态变化 讲义(含练习题及答案).docx
- 2026年中考物理高频考点复习:物体的内能 讲义(含练习题及答案).docx
- 2026年中考物理高频考点复习:声音的产生和传播 讲义(含练习题及答案).docx
- 2026年中考英语690个高频单词21天记忆清单.docx
- 2026年中考物理高频考点复习:电学基础+欧姆定律 讲义(含练习题及答案).docx
- 外研版(2024)七年级上册英语期末复习各单元知识点清单.docx
- 统编版九年级上册历史期末复习全册知识点背诵提纲.docx
- 2026年中考物理高频考点复习:光和颜色 讲义(含练习题及答案).docx
- 小学语文课件:《山中访友》 (2).ppt
- 小学语文课件:《秋天到》.ppt
最近下载
- (正式版)D-L∕T 860.74-2014 电力自动化通信网络和系统 第7-4部分:基本通信结构 兼容逻辑节点类和数据类.docx VIP
- 钢格栅板及配套件国家标准.pdf
- 防火墙运维.docx VIP
- T_BPMA 0010—2021_现制现售净水机卫生管理规范.pdf VIP
- 有害物质识别与评估控制程序.doc VIP
- 胃脘痛•胃痞病(胃息肉)中医临床路径标准住院表单.docx VIP
- JAVA应用系统开发规范概要1.doc VIP
- 临床诊疗指南(肿瘤科分册).doc
- 剑桥少儿英语一级上unit15_a_happy_new_year.ppt VIP
- 2024年05月广东惠州市生态环境局博罗分局和博罗县污染防治攻坚战总指挥部办公室公开招聘编外人员笔试历年典型题及考点剖析附带答案含详解.docx VIP
文档评论(0)