- 1、本文档共58页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微处理器系统结构与嵌入式系统-第五章-存储器讲解
微处理器系统结构与嵌入式系统设计;5.1 存储器件的分类(掌握)
按存储介质分类
按读写策略分类
5.2 半导体存储芯片的基本结构与性能指标(掌握)
随机存取存储器
只读存储器
存储器芯片的性能指标
5.3 存储系统的层次结构(掌握)
存储系统的分层管理
虚拟存储器与地址映射
现代计算机的多层次存储体系
5.4 主存储器设计技术(掌握)
存储芯片选型
存储芯片的组织形式
地址译码技术
存储器接口设计设计 ;5.1 存储器件的分类
5.2 半导体存储芯片
5.3 存储系统的层次结构
存储系统的分层管理
地址映射技术
3. 现代计算机的多级存储体系
5.4 主存储器设计技术
存储芯片选型
存储芯片的组织形式
地址译码技术
存储器接口设计;5.1.1 不同的存储原理;5.1.2不同的读写策略;堆栈的生成方式;堆栈建立与操作示例;5.2.1静态RAM的六管基本存储单??;动态RAM的单管基本存储单元;读 写 控 制 逻 辑;RAM芯片的组成与结构(二);静态RAM芯片的引脚特性; 产品出厂时存的全是1,用户可一次性写入,即把某些1改为0。但只能一次编程。;紫外线可擦除ROM (UVEPROM);写入(写0);快闪存储器(Flash Memory);半导体存储芯片的主要技术指标;存储容量单位;存储器是计算机的核心部件之一。如何以合理的价格搭建出容量和速度都满足要求的存储系统,始终是计算机体系结构设计中的关键问题之一。
现代计算机系统通常把不同容量、不同速度的存储设备按一定的体系结构组织起来,以解决存储容量、存取速度和价格之间的矛盾。;5.3 存储器分层结构;分段与分页技术;存储器的地址映射;虚拟地址 ——————— 物理地址;;现代计算机的四级存储结构:
寄存器 + Cache + 主存 + 辅存;现代计算机中的多级存储器体系结构;;寄存器组
特点:读写速度快但数量较少;其数量、长度以及使用方法会影响指令集的设计。
组成:一组彼此独立的Reg,或小规模半导体存储器。
RISC:设置较多Reg,并依靠编译器来使其使用最大化。
Cache
高速小容量(几十千到几兆字节);
借助硬件管理对程序员透明;
命中率与失效率;
主(内)存
编址方式:字节编址
信息存放方式:大/小端系统、对齐方式
辅(外)存
信息以文件(file)的形式存放,按块为单位进行存取。
虚拟存储技术;Cache技术和虚拟存储器技术;cache的功效;大/小端模式:多字节数据存储;对齐方式:不同宽度数据的存储方式;5.4存储器设计:存储芯片的选择;内(主)存储器的基本结构;存储芯片的位扩展;存储芯片的字扩展;存储芯片的字、位同时扩展;并行存储器;4体交叉存储器;在下图所示的低位多体交叉存储器中,若处理器要访问的字地址为以下十进制数值,试问该存储器比单体存储器的平均访问速率提高多少 (忽略初启时的延时) ?
(a)1,2,3,4,…,100
(b)2,4,6,8,…,200
(c)3,6,9,12,…,300
;双端口存储器;相联(联想)存储器;地址译码技术:两级物理地址译码方案; 假设某系统地址总线宽度为20 bit,现需要将0C0000H ~ 0CFFFFH地址范围划分为8个同样大小的地址空间,提供给总线上的8个模块,试设计相应的译码电路。 ;全译码电路的实现;部分译码方式;线译码方式;;三种译码方式的比较; 设计一个地址译码电路,要求每个模块内占用地址数为4,模块地址在1000H~13DFH范围内可选 ;*;内存储器与并行总线的接口; ;总线隔离技术;总线上数据与地址线分离时的时序示例;总线上数据与地址线复用时的时序示例; 第5章 习题;课堂练习
文档评论(0)