- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
XC5VLX330大型FPGA开发验证平台.doc
XC5VLX330大型FPGA开发验证平台
ARM+DSP+FPGA高级通信系统原型开发平台ARM+DSP+FPGA高级芯片开发验证平台ARM+DSP+FPGA高级软件无线电开发验证平台ARM+DSP+FPGA综合试验平台ARM: S3C2440ADSP: TMS320DM642FPGA: XC5VLX330-1FFG1760C?? (可选装两片)?????? XC5VLX220-1FFG1760C?? (可选装两片)?????? XC5VLX110-1FFG1760C?? (可选装两片)ARM+DSP+FPGA大型芯片开发验证平台是国内第一款超高密度 FPGA 电路设计验证平台,率先采用 FPGA+DSP+ARM 的高端架构,为国内高校和企业建立电路设计实验室 提供完整的原型设计验证平台,也可为企业流片前的验证提供可靠保证。已被香港应用科学研究院等单位成功应用。为保证高频稳定运行,PCB采用18层板的设计方案,硬件包括Xilinx公司当前主流的Virtex-5系列高性能FPGA , 最大可达66万(331776×2 = 663552)个逻辑单元 ,大概相当于2000万???,一个高性能 DSP 系统,一个 32 位处理器系统,还有各种接口和扩展口,全板通过高速阻抗测试、热应力检测及电性能测试,满足各类处理器模型及复杂通信系统的设计仿真,结合最新的 DM642 DSP 处理器和 ARM9 处理器,可实现高性能 SOC 系统设计验证。配合我们提供的扩展板,还可实现高速数字无线通信、高速视频采集编解码等综合仿真。 开发平台主要包括 3 部分,高速超大容量 FPGA 子系统、 32 位ARM处理器子系统、高性能 DSP 子系统。每个子系统各自都有其丰富的扩展接口,方便其连接各种用户扩展部件,板卡。开发系统配备完善的人机交互界面和通用接口,包括 3.5寸的TFT真彩LCD 、 LED 显示,多功能按键等。非常适合用于通信系统、多媒体系统的开发与验证,也适合大专院校相关专业的教学、科研。 开发灵活方便: ARM+DSP+FPGA 综合实验系统 为了开发使用方便,做了大量考虑。开发系统中大量的资源被有结构的组织起来。系统中不同部分的数据路径通畅合理,能够最大限度的满足各种应用的需求。外围接口 非常丰富,每个子系统都有各自独立的扩展接口。系统各部分被有效的隔离了,每个子系统可以单独工作不会互相干扰。开发平带设计中充分考虑到复杂系统调试的 困难,利用合理的结构提供丰富的调试方法,可以大幅提高复杂系统调试的效率。
开发平台三个子系统的详细配置:
ARM子系统硬件配置
配置项芯片型号备注1备注2CPUSamsung S3C2440A工作频率506MHz32bit总线宽度SDRAM2×K4S561632C-TC75 64Mbytes32bit总线宽度NOR FLASHSST39VF1601-TSOP48A16Mbytes16bit总线宽度 NAND FLASHK9F120864Mbytes8bit总线宽度Ethernet ControllerDM9000E10M/100M自适应以太网16bit总线宽度CPLDXC95144配置与FPGA,DSP及其他外设的通信逻辑LCD 320*2403.5寸TFT彩屏颜色 IDEATA硬盘接口USB2×USB1.11个USB Host接口UART3×RS232RS232接口JTAG调试ARM子系统/烧写Flash20针 SD卡接口 CF卡接口操作系统嵌入式Linux/WINCE 可选Linux版本2.4.18WINCE5.0/6.0DSP子系统硬件配置
配置项芯片型号备注1备注2CPUTMS320DM642?600MHz, 4800MIPS64bit总线宽度SDRAM2×H57V283220T 64Mbytes64bit总线宽度NOR FLASHAM29LV033C4Mbytes8bit总线宽度 Video input2*TVP5150PBSNTSC:720*525@30帧/SPAL: 720*625@30帧/SVideo outputSAA7121HNTSC:720*525@30帧/SPAL: 720*625@30帧/S Audio interfaceTLV320aic23BPW1个 input/ 1个outputJTAG调试DSP子系统/烧写Flash14针
您可能关注的文档
最近下载
- 《科学探究:欧姆定律》名师课件.ppt VIP
- 网络服务业网络安全保障与应急响应机制建设方案.doc VIP
- 2025年高中《通用技术》考试卷(含答案) .pdf VIP
- 堰水力计算水利工程.xls VIP
- 人教版(2024新版)七年级上册生物期末复习知识点背诵提纲.docx VIP
- 2025 全国青少年信息素养大赛 Python 编程挑战赛(个人赛)初中组决赛模拟试卷(一).docx VIP
- 一种推送滚轮.pdf VIP
- EPC项目:基于风险管控的质量体系构建与实施.docx VIP
- 4洗涤剂总活性物的测定.pdf VIP
- 沙库巴曲缬沙坦联合松龄血脉康胶囊治疗老年高血压病合并慢性心力衰竭的.pptx VIP
文档评论(0)