最新单片机时钟控制系统设计.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
最新单片机时钟控制系统设计

PAGE  PAGE - 15 - 《单片机时钟控制系统设计》 课程设计 学生姓名: 学 号: 专业班级: 指导教师: 二00八年七月四日 目 录 1.课程设计目的…………………………………………………第2页 2.课程设计题目描述和要求……………………………………第2页 3.课程设计报告内容……………………………………………第2页 4.课程设计体会…………………………………………………第13页 参考文献…………………………………………………………第13页 附录1……………………………………………………………第14页 单片机时钟控制系统设计 1、课程设计目的 1.1、掌握单片机实际系统的开发步骤; 1.2、进一步掌握单片机的中断系统及其服务程序的编写方法; 1.3、掌握定时系统、计数初值的计算; 1.4、掌握硬件设计并熟悉AT89C51的功能及引脚; 1.5、掌握单片机汇编程序的设计、编写及调试的方法; 2、课程设计题目描述和要求 基于AT89C51(时钟频率等于12MHZ)设计单片机时钟控制系统,主要由AT89C51、6位LED显示器、4个按钮组成。通过AT89C51内部定时器T0中断来计时,再通过6位LED显示器来显示出来,通过定时器T1、外部中断0、外部中断1及外部按钮来调整时间。其中4个按钮的作用如下:按钮1:单片机的复位按钮;按钮2:小时的调整按钮;按钮3:分钟的调整按钮;按钮4:秒的调整按钮。 按复位键后,单片机时钟从零开始计时;当时间出现偏差时,可以通过时、分、秒的调整按钮来调整时间或者通过调整按钮来设定我们所需要的初始时间;当时间达到了23时59分59秒时,再过1秒时钟控制系统就会自动变为0时0分0秒。 3、课程设计报告内容 3.1总体方案 该时钟控制系统电路是基于AT89C51芯片设计的,还包括一些LED显示管、按钮、晶振器等。其设计原理如图1所示: 图1 硬件框架图 利用上述设计原理图,通过Protel软件可得系统的电路原理图(见附录1)。 3.2硬件介绍 本设计采用硬件有AT89C51单片机,并行I/O接口芯片74LS273、6个LED显示器和4个控制按钮, 其中3个按钮调整时间(按钮2:小时的调整按钮;按钮3:分钟的调整按钮;按钮4:秒的调整按钮)。 3.2.1 AT89C51单片机介绍 AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低电压,高性能8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失内存制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁内存组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制 系统提供了一种灵活性高且价廉的方案。AT89C51引脚图如图2所示。 图2 AT89C51引脚图 1)主要特性 与MCS-51 相容;4K字节可编程闪烁内存;寿命:1000写/擦循环;数据保留时间:10年;全静态工作:0Hz-24Hz;三级程序内存锁定;128×8位内部RAM;32可编程I/O线;两个16位定时器/计数器;5个中断源;低功耗的闲置和掉电模式;片内振荡器和时钟电路。 2)管脚说明 ? ·VCC:供电电压。 ? ·GND:接地。 ? ·P0口:P0口为一个8位漏极开路双向I/O口,每脚可吸收TTL门电流。当P1口的管脚第一次写“1” 时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FLASH编程时,P0 口作为原码输入口,当FLASH进行校验时,P0输出原码,此时P0外部必须被拉高。 ? ·P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4个TTL门电流。P1口管脚写入“1” 后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。 ·P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序内存或16位地址外部数据存储器进行存

文档评论(0)

haihang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档