- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字5章—记忆单元电路
第5章 记忆单元电路;时序逻辑电路的结构及特点
时序逻辑电路————任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路原来的输出状态有关。
时序电路的结构特点:(1)含有记忆单元(最常用的是触发器)。
(2)具有反馈通道。; 5.1 锁存器;;;;;3. 波形分析例 在用与非门组成的RS锁存器中,设初始状态为0,已知输入R、S的波形图,画出两输出端的波形图。;逻辑功能:;波形分析:;三、 门控RS锁存器; ; 波形图
已知门控RS锁存器的输入波形,画出输出波形图。;四、 门控D锁存器;五.门控锁存器存在的问题——空翻;
从逻辑功能来分: RS触发器
JK触发器
D触发器
T触发器
T′触发器
从结构来分: TTL主从触发器
CMOS主从边沿触发器
维持阻塞边沿触发器;5.2 触发器;Evaluation only.
Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0.
Copyright 2004-2011 Aspose Pty Ltd.;0;R;4.触发器功能的几种表示方法;(3)状态转换图
状态转换图-------体现触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。
; (4)驱动表
驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。; (5) 波形图
已知同步RS触发器的输入波形,画出输出波形图。;二、 主从JK触发器;2.逻辑功能;3.JK触发器逻辑功能的几种表示方法;(3)状态转换图;例 已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。;三.主从T触发器和T’触发器; 当T触发器的输入端为T=1时,
称为T’触发器。;干扰信号;1.结构及工作原理;;0;1;2.D触发器的逻辑功能
;D触发器的状态转换图:;例: 已知维持—阻塞D触发器的输入波形, 画出输出波形图。;3. 触发器的直接置0和置1端(预置初始状态);二、CMOS主从结构的边沿触发器;2.工作原理;3.带有RD端和SD端的
CMOS触发器;5.3 集成锁存器与触发器;2.高速CMOS边沿D触发器74HC74;二、触发器功能的转换;(2)JK→T(T’);2.用D触发器转换成其他功能的触发器;
(2)D→T
;三、应用举例; 利用锁存器的“记忆”作用,使抢答电路工作更可靠、稳定。
文档评论(0)