第2章C54x的硬件结构剖析.ppt

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 TMS320C54x的 CPU结构和存储器配置;第2章 TMS320C54x的CPU结构和存储器配置;第2章 TMS320C54x的CPU结构和存储器配置; DSP各部分的功能 ;第2章 TMS320C54x的CPU结构和存储器配置;第2章 TMS320C54x的CPU结构和存储器配置;第2章 TMS320C54x的CPU结构和存储器配置; 2.2 TMS320C54x的总线结构 ;1.程序总线PB;’C54x读/写操作占用总线情况; 2.3 TMS320C54x的CPU结构;2.3.1 算术逻辑运算单元ALU ;2.3.2 累加器A和B ;2.3.3 桶形移位寄存器 ;2.3.4 乘累加器单元 乘法器/加法器单元由17×17 bit的硬件乘法器、40位专用加法器、符号位控制逻辑、小数控制逻辑、0检测器、溢出/饱和逻辑和16位的暂存器(T)等部分组成。 乘法器和ALU并行工作可在一个单指令周期内完成一次乘累加(MAC)运算。 ;2.3.5 比较、选择和存储单元CSSU ;2.3.6 指数编码器EXP ;2.3.7 CPU状态和控制寄存器 ;2.3.7 CPU状态和控制寄存器 ;进位和溢出;2.3.7 CPU状态和控制寄存器 ;SXM位的作用;2.3.7 CPU状态和控制寄存器 ; IPTR:用来指示中断向量所驻留的128字程序存储器的位置; MP/MC:用来确定是否允许使用片内程序存储器ROM OVLY:用来决定片内双寻址数据RAM是否映射到程序空间。 AVIS:用来决定是否可以从器件地址引脚线看到内部程序空间地址线; DROM:用来决定片内ROM是否可以映射到数据存储空间; CLKOFF:用来决定时钟输出引脚CLKOUT是否有信号输出; SMUL:用来决定乘法结果是否需要进行饱和处理; SST:用来决定累加器中的数据在存储到存储器之前,是否需要饱和处理。;一、微处理器(MP) ;; 2.4 TMS320C54x的存储器和I/O空间 ; 2.4.1 存储器空间 ; 所有’C54x芯片都含有片内RAM和ROM。;’C54x片内存储器资源配置;第2章 TMS320C54x的硬件结构;’C54x片内程序存储器配置;MP/MC的作用;OVLY的作用 ;微计算机模式: ;微处理器模式: ;第2章 TMS320C54x的CPU结构和存储器配置;4.内部ROM ;4.内部ROM ;’C54x片内数据存储器容量;2.4.3 数据存储空间 ;’C5402数据存储空间结构 ;第2章 TMS320C54x的CPU结构和存储器配置;3.存储器映像寄存器 ;3.存储器映像寄存器 ;第2章 TMS320C54x的硬件结构

文档评论(0)

***** + 关注
实名认证
内容提供者

我是自由职业者,从事文档的创作工作。

1亿VIP精品文档

相关文档