第四章QuartusII使用入门.pptVIP

  1. 1、本文档共73页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章QuartusII使用入门

第4章 Quartus II使用入门;Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。 对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。 Quartus II通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。;4.1.1 Quartus II的设计流程;与Maxplus II相比,Quartus II 不仅仅是支持器 件类型的丰富和图形界面的改变。Altera在 Quartus II中包含了许多诸如SignalTap II、 Chip Editor和RTL Viewer的设计辅助工具,集 成了SOPC和HardCopy设计流程,并且继承了 Maxplus II友好的图形界面及简便的使用方法。;4.1.2 Quartus II的设计特点;1编译增强特性提高设计效率 2更快集成IP 3在设计周期的早期就对I/O引脚进行分配和确认 4功率分析和优化 5存储器编译器 6支持CPLD、FPGA和基于HardCopy的ASIC 7使用全新的命令行和脚本功能自动化设计流程;4.1.3 Quartus II的图形用户界面;4.2 Quartus II 使用方法;原理图输入方式 Block Design File(.bdf文件) 优点:几乎所有的EDA工具都会提供原理图输入方式,简单易用且非常直观; 缺点:模块库不兼容导致可移植性不好。 Quartus II的原理图输入方式实现了从原理图模块到HDL描述语言的双向自动转换功能,即可以实现原理图和HDL的混合输入,这在进行大型设计时是相当有意义的。;文本输入方式 VHDL(.vhd文件), Verilog-HDL(.v文件) , AHDL(.tdf文件) 优点:利于模块的划分复用,可移植性好,通用性好,设计不因芯片的工艺和结果的不同而变化,更利于向ASIC移植。 波形输入方式 使用波形输入法时,只要绘制出激励波形和输出波形,EDA软件就能自动地根据响应关系进行设计。 状态机输入方式 (.smf文件) 使用状态机输入法时,设计者只需要画出状态转移图,EDA软件就能生成相应的HDL代码或者原理图。;第三方EDA工具输入 EDIF Netlist (.edf文件):网表文件输入 VQM Netlist (.vqm文件):网表文件输入 网表记录的是设计的组成以及连接方式,由第三方综合工具 产生或者IP供应商提供。可以理解为是已经综合完成的设 计,Quartus II会根据网表的描述进行布局布线将设计具体部 署到确定Altera器件中。默认情况下不会重新编译。 ;1.创建新工程;注意: 顶层实体名称必须与设计顶层文件的文件名一致,与VHDL设计中的顶层实体名一致。 实体名称不能为中文、不能使用VHDL的关键字或者与Quartus II设计库中的模块名称相同。 推荐: 一般情况下,推荐工程文件夹、工程名称以及顶层实体名使用相同的名称。;(3)选择目标芯片;(4)进行EDA工具设置。(此步骤可直接跳过) (5)新建工程完毕。;2.程序编辑;3.分配引脚;4.2.2 编译;编译过程;4.2.5 原理图输入方式 1.D触发器设计 (1)使用New Project Wizard新建一个工程,工程文件夹、工程名、顶层实体名均为DFF_BDF。 (2)打开工程,在Quartus II界面中执行菜单命令File→New…新建一原理图文件;保存设计文件到工程目录,并命名为DFF_BDF.bdf。 (3)执行Edit→Insert Symbol…菜单命令,或者在原理图的空白处双击打开Symbol对话框。 primitives→storage →dff;新建原理图设计文件;插入符号;MegaFuntions:宏功能函数库,其中包含Altera提供的LPM/MegaFunction宏功能模块,是参数可定制的已经完成设计与验证的复杂逻辑模块。 Others:其他库中包含了与Maxplus II兼容的中等规模符号模块,如常用的74系列逻辑的符号模块。 primitives:基本符号模块库包含所有基本符号模块,比如各种逻辑门、触发器、输入输出端口等。 ;查找元件;(4)添加输入输出模块。 (5)对输入输出模块命名。 (6)模块连接。 (7)编译、仿真和配置。 ;引脚命名;最终完成的D触发器原理图;2.LPM计数器设计;设计步骤;插入管理器;选择MegaFunction

文档评论(0)

junjun37473 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档