第五章中央处理器_1.pptVIP

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章中央处理器_1

第五章 中央处理器;5.1 CPU的功能和组成;图5.1 CPU 模型;包括:控制器、运算器、cache三大部分。;5.1.3 CPU中的主要寄存器;(1) 数据缓冲寄存器DR:暂时存放ALU的运算结果,或由数据存储器读出的一个数据字,或来自外部接口的一个数据字。它的作用如下所示:;(2) 指令寄存器IR (Instruction Register)??;5.1.4 操作控制器和时序产生器;1、硬连线控制器;2、微程序控制器; 操作控制器产生的控制信号必须定时,为此必须有时序发生器。时序产生器的作用,就是对各种操作信号实施时间上的控制。;习题. CPU中有哪些主要寄存器?简述这些寄存器的功能。;5.2 指令周期;5.2.1 指令周期的基本概念;概念;5.2.2 MOV指令的指令周期;1、MOV指令取指周期,cpu的动作;5.2.2MOV指令的指令周期-执行;5.2.3 LAD指令的指令周期;LAD指令的执行周期;5.2.4 ADD指令的指令周期;5.2.5ADD指令的指令周期;5.2.5 STO指令的指令周期;图5.11 STO指令的执行周期;5.2.6 JMP指令的指令周期;图5.13 JMP指令的指令周期;5.2.7 用方框图语言表示的指令周期;用方框图语言表示指令周期;例1双总线结构机器的数据通路图(P30页);图5 .16 加法和减法指令周期流程图;总结:;2、CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。 (1) 标明图中四个寄存器的名称。 (2) 简述指令从主存取到控制器的数据通路。 (3) 数据在运算器和主存之间进行存/取访问的数据通路。 ;2.请说明指令周期、机器周期、时钟周期之间的关系。

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档