- 1、本文档共63页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑考前辅导讲坐
华东理工大学网络教育学院;本次考试题型与说明
一、考试题型
1. 单项选择题(15小题,每小题2分,共30分)
2. 判断题(15小题,每小题1分,共15分)
3. 计算与化简(本大题共3小题,每小题5分,共15分)
4. 分析题(本大题共3小题,每小题8分,共24分)
5. 设计题(本大题共2小题,每小题8分,共16分)
;二、说明
1. 计算与化简
主要是进制转换、十进制数的BCD码表示、反演规则和对偶规则的应用、用代数法化简函数、用卡诺图化简函数。
2. 分析题
主要是组合逻辑电路分析、时序逻辑电路分析、触发器波形分析。
3. 设计题
用SSI设计组合逻辑电路;
用MSI设计组合逻辑电路。
4. 本次考试范围为1、3、4、5、6章节
;一、基本知识点:
1.仅当全部输入均为0时,输出才为0,否则输出为1,这种逻辑关系称为或逻辑。
2.一有双输入变量A、B的与非门,当B分别为0、1时,输出Y分别为1、 。
3.若 A B = 1 ,则必定 A C = C。
4.若已知 且 ,则必定 。
5. 若已知 ,则当A=1时必定;6.若 A B = C ,且 = 0,则 A,B 分别为1,1。
7. =0。
8. 。
9.函数表达式 是 “与或”式,但不是标准“与或”式。
10.若同意为 1 、不同意为 0 ,表决不一致为 1 、表决一致为 0 ,则二输入端异或门电路能实现“两人表决不一致”的判断功能。 ;11. 缆车A和B同一时刻只能允许一上一下地行驶。设A、B为1表示缆车上行,F为1表示允许行驶,则 逻辑表达式 能实现该功能。
12.某逻辑函数的最简表达式为 ,在只有原变量没有反变量的条件下,按照该表达式实现的电路共需要3种类型5个门电路。
13.设计一个五位二进制码的奇偶校验电路,需要4个异或门。
14. 跟四变量函数的最小项 相邻的最小项有 、 、 、 。
15.对于某一最小项mi,仅有一组变量的取值能使之为“1”,其余任何变量取值的组合均使之为“0”。;16.当A、B、C取值为101时,三变量函数的最小项中,仅有m 5= 1 。
17.若j≠k ,则 ≡0。
18.由卡诺图化简函数的原理可知,一个n变量函数的卡诺图中,若存在由2 m 个“1”方格构成的矩形区域,则可消去其中的m个互反变量。
19. 常用的BCD码有8421码、2421码、余3码等,其中2421码既是有权码又是自补码。
20.将低位来的进位位与两个一位二进制数一起相加,产生一位和值及一位向高位进位的加法器称为全加器。;21.实现两个一位二进制数相加,产生一位和值及一位进位值,但不考虑低位来的进位位的加法器称为半加器。
22.将每一个代码译为一个特定的输出信号表示它原来所代表的信息称为译码过程。
23.用3线-8线译码器芯片扩展实现一个 4线 – 16线 译码器。需2片3线—8线译码器
24.数据选择器是n个输入数据对1个输出端的逻辑电路。
25.用9片八选一数据选择器芯片可扩展实现一个64选一数据选择器。;26. 组合逻辑电路主要由各种门电路组合而成,其中不包含存储信息的记忆元件的电路。
27.计数器属于时序逻辑电路的范畴。
28.触发器符号图中CP端有“∧”、无“○”表示触发器采用上升沿触发。
29.触发器符号图中CP端无“∧”、无“○”表示触发器采用高电位触发。
30.设触发器的初态为 ,将D触发器的 、 输出端通过双输入的或非门连接到D输入端,则当CP脉冲到来时,触发器的状态 为0。;31.当钟控RS触发器的CP = 0时,若输入由“0”→“1”且随后由“1”→“0”,则触发器的状态不变化。
32.CP有效时,若JK触发器状态由“0” 翻转为“1”,则此时的输入J,K必定为1,×。
33.设触发器的初态为 ,将触发器的 、 输出端分别连接到J,K输入端,即 、 ,则当CP脉冲到来时,触发器的状态
文档评论(0)