结构3_处理单元与数据通路PDF课件--北京理工大学DSP课件一次性下载(高梅国教授).pdf

结构3_处理单元与数据通路PDF课件--北京理工大学DSP课件一次性下载(高梅国教授).pdf

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
结构3_处理单元与数据通路PDF课件--北京理工大学DSP课件一次性下载(高梅国教授)

数字信号处理器结构 ? 处理器基本结构 ? 指令控制单元与流水线 ? 处理单元与数据通道 ? 存储器结构 ? Cache ? VLIW结构 ? SIMD结构 ? 中断机制 ? 片上通用外设结构 BIT/TI 1 1、处理单元 ? 处理器的数据处理单元是算术逻辑单 元ALU (Arithmetic Logic Unit), 它完成数据的加法、乘法等算术运算 和与、或、非、移位等逻辑操作 ? 其它处理功能单元 ? 处理单元总是与数据通道紧密相连的 ? 数据通道完成处理功能单元与数据寄 存器、存储器之间的连接 BIT/TI 2 1、处理单元 控制单元 算术运算 逻辑运算 加/减 乘/除 比较 布尔运算 移位 寄存器 处理单元 高速缓存或存储器 图 2-xxx 处理单元结构框图 BIT/TI 3 2、处理单元算术运算 ? 大部分定点运算处理器采用2的补码表示 定点数 – 可进行加、减、乘三种基本运算操作 – 两操作数的n 位二进制整数的加或减产生小于 n+1位的结果,即最多有一位进位输出,所以 加法器经常有1个进位寄存器 – n位二进制的乘法产生2n位结果,所以乘法器 的结果寄存器一般都是2n位的。紧跟的累加器 是大于等于2n位的。 BIT/TI 4 2、处理单元算术运算 ? 浮点操作可以分成两部分:指数操作和尾 数操作 ex ?ey ey X + Y = (mx × 2 + m y ) × 2 ex ?ey ey X ? Y = (mx × 2 ? m y ) × 2 ex +ey X ×Y = (mx × m y ) × 2 ex ?ey X ÷Y = (mx ÷ m y ) × 2 BIT/TI 5 3、处理单元逻辑运算 ? 在数字信号处理器中,算术逻辑移位运算 特别灵活,移位位数一般可任意设置,可 进行桶形移位和循环移位,在算术运算数 据输入端和输出端均可移位 右循环移 数据寄存器 左移 右移 10011011100110 左循环移 BIT/TI 6 图 2-xxx 算术逻辑移位的几种形式 4、处理单元算术运算 ? 大部分定点运算处理器采用2的补码表示 定点数 – 可进行加、减、乘三种基本运算操作 – 两操作数的n 位二进制整数的加或减产生小于 n+1位的结果,即最多有一位进位输出,所以 加法器经常有1个进位寄存器 – n位二进制的乘法产生2n位结果,所以乘法器 的结果寄存器一般都是2n位的。紧跟的累加器 是大于等于2n位的。 BIT/TI 7 5、传统处理单元结构:C2xx BIT/TI 8 5、传统处理单元结构:C2xx ? C2xx的功能单元(3个) – 输入移位单元,乘法单元,中央算术逻辑(累加器) 单元。 ? 乘法累加MAC指令 – 乘法单元和CALU单元同时操作,使乘法累加运算在 一个指令周期内完成,但是需要注意的是乘法累

文档评论(0)

ahuihuang1 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档