八章节 可编程逻辑器件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
八章节 可编程逻辑器件

第八章 可编程逻辑器件 ;第八章 可编程逻辑器件 ;概述;1.PLD是实现电子设计自动化的硬件基础: ;2.基于PLD设计流程;3.用PLD设计数字系统的特点; (4) 提高系统处理速度:用PLD与或两级结构实现任何逻辑功能,比用中小规模器件所需的逻辑级数少。这不仅简化了系统设计,而且减少了级间延迟,提高了系统的处理速度;;第一节 可编程逻辑器件PLD概述;A;下图列出了连接的三种特殊情况:; 下图给出最简单的PROM电路图,右图是左图的简化形式。;三、PLD的结构类型;; 每个交叉点都可编程。;四、PLD的分类(按集成度分类);第三节 可编程阵列逻辑器件(PAL);1. 专用输出结构;2. 可编程I/O输出结构;输出使能OE;4. 带异或门的寄存器型输出结构:;5. 运算选通反馈输出结构:;1 A+B A A+B B A ? B A ? B A+B; 采用E2CMOS工艺和灵活的输出结构,有电擦除、可反复编程的特性。;GAL??PAL在结构上的区别见下图:;一.GAL器件的结构;二 GAL输出逻辑宏单元OLMC的组成;三 . 输出逻辑宏单元OLMC组态;(2) 专用组合输出组态【AC0=0,AC1(n)=0】:如下图所示:;(3) 寄存器组态:当AC1(n)=0,AC0=1时,如下图所示。;(4)反馈组合输出组态:AC0=AC1(n)=1,且SYN=1;(一)优点: GAL是继PAL之后具有较高性能的PLD,和PAL相比,具有以下优点:;二、GAL器件的缺点;第五节 可擦除的可编程 逻辑器件EPLD;I.在系统编程芯片EPM7128S的引脚图;II、EPM7128S器件结构图;Global Clock;(二)扩展乘积项 EPM7128S结构中提供的扩展乘积项有两种: 共享扩展乘积项 并联扩展乘积项;2.并联扩展乘积项:;(三)可编程内连矩阵PIA(Programmable Interconnection Array);(四)I/O控制块 EMP7128S的每个I/O引脚允许三种工作方式:; 前面讨论的可编程逻辑器件基本组成部分是与阵列、或阵列和输出电路。再加上触发器则可实现时序电路。;一、现场可编程门阵列FPGA结构;四、现场可编程门阵列FPGA的特点;举例;四位加法器;h;3 2 1 0 7 6 5 4;返回27

文档评论(0)

sheppha + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5134022301000003

1亿VIP精品文档

相关文档