最大程度地提高实时时钟的计时精度.PDFVIP

  • 23
  • 0
  • 约3.09千字
  • 约 3页
  • 2017-04-27 发布于湖北
  • 举报

最大程度地提高实时时钟的计时精度.PDF

最大程度地提高实时时钟的计时精度

最大程度地提高实时时钟的计时精度 Alex Martinez 在许多具有数字时钟或定时器的应用中,都是通过实时时钟/日历(RTCC)器件和石英晶振相 配合使用的。为了保持时间精准性,RTCC 和晶振对必须遵循一些特定的设计规则。 首先,RTCC、晶振和负载电容必须恰当匹配,从而相互配合以在 25℃条件下产生稳定的 32.768 kHz 谐振频率。晶振的实际频率与理想谐振频率越接近,那么时钟的最终输出就越精准。在 RTCC 设计中,采用 32.768 kHz 的晶振,因为它经过数次分频后可得到每秒一个时钟周期的频 率。 32.768 kHz ÷2 ÷2 . . . ÷2 = 1 个时钟周期/秒 其次,必须合理布置电路板,使实时时钟电路与信号线、电源线和其他元件隔离,以减少外 部噪声的影响。通过实现良好的硬件设计,RTCC 能够在 25℃时达到高精度,同时,在温度 变化时,通过使用 Microchip 所有 RTCC 都具有的数字微调电路仍可实现高精度这一坚实基础。 选择元件时,以下设计规则和下表给出的推荐值将提供 Microchip MCP794xx(I2C?)和 MCP795xxx(SPI)实时时钟系列实现最高精度所需的指导。这些晶振和电容组合都是针对 Microchip RTCC 经过大量测试后得到的,但只要遵循以下规则,也适用于许多其他器件组合。 1. 晶振应满足以下参数要求 a) 最大频率容差小于等于+/-20 ppm b) 晶振电容与 RTCC 电容范围匹配 c) 等效串联电阻(ESR)在 RTCC 规范内 2. 必须给晶振提供正确的负载电容 a) Cload 是晶振的有效负载电容 b) Cstray 是测得的 RTCC 引线和 PCB 走线杂散电容 C2 x C3 C = + C load C2 + C3 stray 晶振 电容 供应商 部件编号 电容 频率容差 ESR(1) C2 C3 (PF) (PPM) (k?) (pf) (pf) Micro Crystal MC7V-T1A 7 +20 / +100 50 / 70 10 12 Citizen CM200S 6 +20 / +30 50 10 8 Seiko SSP-T7-F 7 +20 / +50 65 10 12 注 1:对于 Microchip 的 RTCC 来说,建议的 ESR 最大值为 70 k? 晶振有不同的质量等级,因此要确保了解其频率容差参数。频率容差为+20 ppm 的晶振,误差 最大为 1.73 秒/天;而频率容差为+100 ppm 的晶振,误差为 8.64 秒/天。Microchip RTCC 中的 数字微调功能可补偿该误差,但前提是必须缩小温度

文档评论(0)

1亿VIP精品文档

相关文档