惠州学院数电6时序逻辑电路教程.ppt

  1. 1、本文档共93页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
惠州学院数电6时序逻辑电路教程

第六章 时序逻辑电路;6.1 概述;一、时序逻辑电路的结构特点:;Y(tn) = F[X(tn),Q(tn)] —— 输出方程 Q(tn+1) = G[Z(tn),Q(tn)] —— 状态方程 Z(tn) = H[X(tn),Q(tn)] —— 驱动方程(激励方程) tn,tn+1表示相邻的两个离散时间;q1,q2,…, qL为状态变量,代表存储器的输出状态,Q为状态向量;1.按照存储单元状态变化的特点,时序电路可以分成同步时序电路和异步时序电路两大类。 在同步时序电路中,所有触发器的状态变化都是在同一时钟信号作用下同时发生的。 而在异步时序电路中,各触发器状态的变化不是同时发生,而是有先有后。异步时序电路根据电路的输入是脉冲信号还是电平信号,又可分为:脉冲异步时序电路和电平异步时序电路。;2.按照输出信号的特点,时序电路可分为米里型(mealy)和摩尔型(moore)两种。 mealy型电路的输出状态不仅与存储电路有关,而且与输入也有关,其输出函数Y为:Y(tn) = F[X(tn),Q(tn)] moore型电路的输出状态仅与存储电路的状态有关而与输入无关,其输出函数Y为:Y(tn) = F[Q(tn)] ;三、时序机:用输入信号和电路状态(状态变量)的逻辑函数去描述时序电路逻辑功能的方法也叫做时序机(状态机)。 时序电路的典型电路有:寄存器,移位寄存器,计数器等,其分析方法比组合电路更复杂些,要引进一些新方法。;6.2 同步时序电路分析;写各触发器的驱动方程;   1.从给定的逻辑图中,写出每个触发器的驱动方程,时钟方程和电路的输出方程。 2.求电路的状态方程。把驱动方程代入相应触发器的特性方程,可求出每个触发器的次态方程。即电路的状态方程,并标出时钟条件。;例:做出下图此时序逻辑电路的状态转换表,状态转换图和时序图;②将驱动方程代入JK触发器的特征方程Qn+1=JQn + KQn中,得状态方程为: Q1n+1=Q2Q3 Q1 Q2n+1=Q1 Q2 + Q1Q3 Q2 Q3n+1=Q1Q2Q3 + Q2Q3; 由于电路每一时刻的状态都和电路的历史情况有关的缘故,所以我们有必要将在一系列时钟信号操作下电路状态转换的全部过程找出来,则电路的逻辑功能便可一目了然。 状态转换表:若将任何一组输入变量及电路初态的取值代入状态方程和输出方程,即可算得电路次态和输出值; 以得到的次态作为新的初态,和这时的输入变量取值一起,再代入状态方程和输出方程进行计算,又可得到一组新的次态和输出值。如此继续,将结果列为真值表形式,便得到状态转换表。;Q1n+1= 0 ? 0 ? 0 =1 ? 1=1 Q2n+1= 0 ? 0 + 0 ? 0 ? 0=0 Q3n+1= 0 ? 0 ? 0 + 0 ? 0=0 ;每经过七个时钟触发脉冲以后输出端Y从高电平跳变为低电平,且电路的状态循环一次。 所以此电路具有对时钟信号进行计数的功能,且计数容量等于七,称为七进制计数器。 若电路初态为111,代入方程得: Q3Q2Q1=000,Y=1;时序图: 在时钟脉冲序列作用下电路状态,输出状态随时间变化的波形图叫做时序图。;同步时序电路分析;同步时序电路分析;同步时序电路分析;同步时序电路分析;同步时序电路分析;§6.3 常用的时序电路分析 §6.3.1 寄存器和移位寄存器   在数字系统中,常需要将一些数码暂时存放起来,这种暂时存放数码的电路就叫寄存器。一个触发器可以寄存1位二进制数码,要寄存几位数码,就应具备几个触发器。此外,寄存器还应具有由门电路构成的控制电路,以保证信号的接收和清除。   移位寄存器除了具有寄存数码的功能外,还具有移位功能,即在移位脉冲作用下,能够把寄存器中的数依次向右或向左移。它是一个同步时序逻辑电路。;6.3 常用时序逻辑电路;6.3 常用时序逻辑电路; 单拍工作方式寄存器,其接收数码时所有数码都是同时读入的,而且触发器中的数据是并行地出现在输出端的,因此称此种输入、输出方式为并行输入、并行输出方式。;二. 移位寄存器; 根据移位数据的输入-输出方式,又可将它分为串行输入-串行输出、串行输入-并行输出、并行输入-串行输出和并行输入-并行输出四种电路结构:;从CP上升沿开始到输出新状态的建立需要经过一段传输延迟时间,所以当CP上升沿同时作用于所有触发器时,它们输入端的状态都未改变。于是,FF1按Q0原来的状态翻转, FF2按Q1原来的状态翻转, FF3按Q2原来的状态翻转,同时,输入端的代码存入FF0,总的效果是寄存器的代码依次右移一位。例如在四个CP周期内输

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档