数字电子技术基础习题及答案综述.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础习题及答案综述

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是( 真值表 )、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.由555定时器构成的三种电路中,( )和( )是脉冲的整形电路。 4.TTL器件输入脚悬空相当于输入( 高 )电平。 5.基本逻辑运算有: (and )、( not )和( or )运算。 6.采用四位比较器对两个四位数比较时,先比较( 最高 )位。 7.触发器按动作特点可分为基本型、(同步型 )、( 主从型 )和边沿型; 8.如果要把一宽脉冲变换为窄脉冲应采用 ( 积分型单稳态 ) 触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和( CMOS )电路。 10.施密特触发器有( 2)个稳定状态.,多谐振荡器有( 0 )个稳定状态。 11.数字系统按组成方式可分为 功能扩展电路、功能综合电路 两种; 12.两二进制数相加时,不考虑低位的进位信号是 ( 半 ) 加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 20. 把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成 2n 进制的计数器。 22.基本RS触发器的约束条件是 rs=0 。 23.对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。 二.数制转换(5分): 1、(11.001)2=(   )16=(   )10 2、(8F.FF)16=(   )2=(   )10 3、( 25.7)10=(   )2=( )16 4、(+1011B)原码=(  )反码=( )补码 5、(-101010B)原码=(  )反码=( )补码 三.函数化简题:(5分) 1、 化简等式 =( ,给定约束条件为:AB+CD=0 2 用卡诺图化简函数为最简单的与或式(画图)。 四.分析题(30分) 1、分析如图所示组合逻辑电路的功能。 2.试分析如图3所示的组合逻辑电路。 (15分) 1). 写出输出逻辑表达式; 2). 化为最简与或式; A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 1113). 列出真值表; 4). 说明逻辑功能。 化简为 全加器 3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20) 3. 1)据逻辑图写出电路的驱动方程:             求出状态方程:    写出输出方程:C= 列出状态转换表或状态转换图或时序图: 5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档