- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术_05触发器综述
第5章 触发器;第5章 触发器 ;5.2 基本RS触发器 ;2. 工作原理;4.状态转换表(特性表)
现态:指触发器输入信号变化前的状态,用Qn表示;
次态:指触发器输入信号变化后的状态,用Qn+1表示。
特性表:次态Qn+1与输入信号和现态Qn之间关系的真值表。;5. 特征方程式
据表5-1画出卡诺图如图5.2所示, 化简得:;6. 状态转换图(简称状态图)
如图5.3所示。图中, 圆圈表示状态的个数,箭头表示状态转换的方向,箭头线上标注的触发信号取值表示状态转换的条件。
;通常用虚线或阴影表示触发器处于不定状态。 ;触发器的不定状态有两种含义:
一、Q= Q =1时,
触发器既不是0状态,也不是1状态;;5.2.2 应用举例 ;A有0就置1;5.3 同步触发器;1.电路组成及逻辑符号;2.特征方程 Qn+1=S+ Qn
R·S=0 (约束条件);4. 工作波形(又称为时序图,设初态为0 ) ;5.同步触发器的空翻;1.电路组成及逻辑符号;2. 工作原理(仿真运行图4-9);3. 功能表(只在CP从1变为0时有效);5. 特性方程;7.时序图(以CP下降沿触发的JK触发器为例);边沿触发器:靠CP脉冲上升沿或下降沿进行触发。
正边沿触发器:靠CP脉冲上升沿触发。
负边沿触发器:靠CP脉冲下降沿触发。
触发方式:边沿触发方式。
可提高触发器工作的可靠性,增强抗干扰能力。 ;2. 工作原理; D;6. 时序图 ;表5-9 T触发器的功能表 ;3. 特性方程; (1)T′触发器的功能
把T=1时的T触发器称为计数型触发器,又叫做T′触发器。
每来一个CP脉冲,T′触发器就翻转一次,显然能实现计数功能。 ;(2)JK触发器的计数形式;(3)D触发器的计数形式 ; 1.触发器是具有记忆功能的的逻辑电路,每个触发器能存储一位二进制数据。
2.按照逻辑电路结构的不同,可以把触发器分为基本RS触发器、同步RS触发器、主从触发器和边沿触发器。
按照触发方式不同,可以把触发器分为异步电平触发、同步电平触发、主从触发、边沿触发。
按照逻辑功能不同,可以把触发器分为RS触发器、JK触发器、D触发器、T触发器和T′触发器。; 3. RS触发器具有约束条件。
T 触发器和D触发器比较简单。
T′触发器是一种计数型触发器。
JK触发器是多功能触发器,它可以方便地构成D触发器、T触发器和T′触发器。
4. 描述触发器逻辑功能的方法有功能表、状态转换表、特性方程、状态转换图和时序图。
5. 集成触发器产品通常为D触发器和JK触发器。在选用集成触发器时,不仅要知道它的逻辑功能,还必须知道它的触发方式,只有这样,才能正确的使用好触发器。 ; ⑴ 逻辑符号
“∧”表示边沿触发方式,
“┐”表示主从触发方式,
非号“-”:表示低电平有效,
加小圆圈“ο”:表示低电平有效触发或下降沿有效触发,
不加小圆圈“ο”:表示高电平有效触发或上升沿有效触发 。; ⑵ 特性表 ;⑶ 驱动表 ; (1) 基本RS触发器
直接电平触发(低电平有效/高电平有效),无CP; (4) 主从触发
有主、从两个触发器,在CP的高/低电平期间交替工作、封锁,
只在CP的高电平期间(或低电平期间)接收信号RS/JK/D/T,
只在CP的↑或↓边沿总的输出状态更新。;作业题
文档评论(0)