信号完整性测试1.ppt

  1. 1、本文档共115页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
信号完整性测试1

高速信号完整性测试和验证技术 ;内容;内容;客户调查:您需要哪一项测试?;信号完整性内容;测试能帮我们做些什么?;信号完整性在硬件不同阶段的工作;阻抗测试;波形测试;波形测试——模板测试;时序测试;建立/保持时间;违反建立时间;PI问题:引起的原因;PI问题:测试;链路建模的两种方法:仿真和测试;链路建模的两种方法:仿真和测试;当前高速芯片接收端都使用了均衡;均衡和预加重的测试;抖动、眼图和浴盆曲线; 抖动、噪声和误码原因分析;更完整/更准确地分析BER;包含抖动、噪声,BER的三维“浴盆曲线”;SI引起的现象和根源;串扰引起的现象和根源;波形的测试--单调性测试;波形的测试--地弹;波形的测试——反射;眼图测试——噪声;眼图测试——抖动;茶歇和Q/A;高精度信号完整性基础;内容;信号完整性测试的基础——信号保真度;信号完整性测试的工具;信号完整性的基本分析方法;高速信号完整性测试的准备;了解您的信号特性;没有探头及仪表 有探头及仪表;探头的选择——等效负载举例;探头输入电容对信号传输的影响;探头负载对比;典型的高速探头;几个选择、使用探头的建议;Hint #3 – 探头使用前的补偿和校准;Hint #8 - 使用阻尼减小振铃;业内新型探头 – TriMode探头;基于示波器的信号完整性测试;示波器的几个角色;示波器的关键指标;历史回顾 - 示波器的模拟带宽;带宽对测试结果的影响 ;信号谐波和带宽;问题——我们为什么需要五次谐波?;问题——我们为什么需要五次谐波?续;差分信号的数据率比较;被测信号上升时间的考虑; 带宽问题的细节考虑;单次采样和重复采样;采样率影响;采样率;ADC细节问题的考虑-典型的ADC误差及其来源;ENOB比较-高速串行数据测试;实时示波器的优点(Real Time Oscilloscope);取样示波器的优点(Sampling Oscilloscope);;实时频谱仪/信号源分析仪;典型的信号完整性测试工具:BERT;茶歇和Q/A;高速电路常见测试问题和调试技巧;您需要哪一项测试?;内容;调试电路,您经常遇到的问题?;高速数字系统的故障;电路的运行方式;电路故障在哪里?=针在哪里?;触发定位信号完整性问题 ;高速电路信号完整性故障调试实例;1、定位PCB残桩???致的发射问题;2、通过触发定位高速电路中的总线竞争;3、通过触发定位高速电路中的驱动能力问题;4、通过触发定位并行总线的建立/保持时间故障;定位信号完整性故障的触发方式总结;电路调试隐含前提:已经知道有故障;如何发现未知的故障; 利用示波器的波形捕获率能够发现未知故障;波形捕获率对测试结果的影响;偶发信号故障的发现是前提;隔离多路并行总线的信号完整性故障;高速并行总线的信号完整性故障定位实例;多路并行总线的信号完整性故障调试技术;多路并行总线的信号完整性故障定位;并行总线信号完整性测试总结;茶歇;内容;高速差分信号传输实例;高速差分LVDS信号测试;差分信号测试内容;差分信号四种探测方法;LVDS TX发射端测试:示波器作为接收机;LVDS信号环路测试(Live Link) :;直接使用有源差分探头测试;两根有源单端探头测试LVDS信号;LVDS的测试考虑总结;内容;高速串行总线标准和发展;高速串行总线特点;高速串行总线主要定义;高速串行信号链路示意图;典型的串行总线测试位置;高速串行信号的信号完整性测试基本术语;流行高速串行电路设计和测试过程;内容;高速串行信号完整性测试实例:PCI-E;PCI Express信令和测试方法

文档评论(0)

小教资源库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档