大学计算机微机原理--第2章微处理器与总线探究.pptxVIP

大学计算机微机原理--第2章微处理器与总线探究.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1 第2章 微处理器与总线 2 主要内容: 微处理器的功能和结构 8088/8086微处理器 特点 主要引线功能和内部结构 内部寄存器 实地址模式下的存储器寻址 总线时序 总线 一、微处理器及8088/8086CPU 3 1. 微处理器 运算器 控制器 内部寄存器 4 微处理器 5 2. 程序和指令 程序: 具有一定功能的指令的有序集合 指令: 由人向计算机发出的、能够为计算机所识别的命令。 6 3. 指令执行的一般过程 取指令 取指部件,分析部件,执行部件 指令译码 读取操作数 执行指令 存放结果 7 4. 顺序执行和并行流水线 顺序执行方式: 各功能部件交替工作,按顺序完成指令的执行过程。 并行流水线方式: 各功能部件并行工作。 8 顺序工作方式 9 并行流水线工作方式 EU CPU  10 5. 8088/8086 CPU的特点 采用并行流水线工作方式 —— 通过设置指令预取队列实现 对内存空间实行分段管理 —— 将内存分为4个段并设置地址段寄存器,以实 现对1MB空间的寻址 支持多处理器系统 CPU内部结构 存储器寻址部分 工作模式 11 6. 8088CPU的两种工作模式 8088可工作于两种模式下 最小模式 最大模式 最小模式为单处理器模式。 最大模式为多处理器模式。 12 两种工作模式的选择方式 8088是工作在最小还是最大模式由MN/MX引线的状态决定。 MN/MX=0——工作于最大模式 MN/MX=1——工作于最小模式 13 二、8088/8086的引线及功能 14 1. 主要引线——最小模式下的8088引线 地址线和数据线: AD0—AD7:低8位地址和低8位数据信号分时复用。在传送地址信号时为单向,传送数据信号时为双向。 A16--A19:高4位地址信号,与状态信号分时复用。 A8—A15 :8位地址信号 15 主要的控制和状态信号 WR: 写信号; RD: 读信号; IO/M:为“0”表示访问内存, 为“1”表示访问接口; DEN: 低电平有效时,允许进行读/写操作; DT/R:数据收发器的传送方向控制; ALE:地址锁存信号; RESET:复位信号。 16 例: 当WR=1,RD=0,IO/M=0时, 表示CPU当前正在进行读存储器操作 17 READY信号 18 中断请求和响应信号 INTR:可屏蔽中断请求输入端 NMI: 非屏蔽中断请求输入端 INTA:中断响应输出端 19 总线保持信号 HOLD:总线保持请求信号输入端。当CPU 以外的其他设备要求占用总线时, 通过该引脚向CPU发出请求。 HLDA:总线保持响应信号输出端。CPU对 HOLD信号的响应信号。 20 2. 8088和8086CPU引线功能比较 数据总线宽度不同 8088的外部总线宽度是8位,8086为16位。 访问存储器和输入输出控制信号含义不同 8088——IO/M=0表示访问内存; 8086——IO/M=1表示访问内存。 其他部分引线功能的区别 21 三、8088/8086的内部结构 22 1. 组成 8088/8086内部由两部分组成: 执行单元(EU) 总线接口单元(BIU) 23 2. 执行单元 运算器 8个通用寄存器 1个标志寄存器 EU部分控制电路 教材第43页图2-6图 24 执行单元 功能 指令译码 指令执行 暂存中间运算结果 保存运算结果特征 指令的执行 在标志寄存器FLAGS中 在ALU中完成 在通用寄存器中 25 3. 总线接口单元 功能: 从内存中取指令到指令预取队列 指令预取队列是并行流水线工作的基础 负责与内存或输入/输出接口之间的数据传送 在执行转移程序时,BIU使指令预取队列复位,从指定的新地址取指令,并立即传给执行单元执行。 26 结论 指令预取队列的存在使EU和BIU两个部分可同时进行工作,从而: 提高了CPU的效率; 降低了对存储器存取速度的要求 27 四、内部寄存器 28 内部寄存器的类型 含14个16位寄存器,按功能可分为三类 8个通用寄存器 4个段寄存器 2个控制寄存器 深入理解:每个寄存器中数据的含义 29 1. 通用寄存器 数据寄存器(AX,BX,CX,DX) 地址指针寄存器(SP,BP) 变址寄存器(SI,DI) 30 数据寄存器 808

文档评论(0)

1112111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档