5.1组合逻辑电路全加器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.1组合逻辑电路全加器

;第五章 组合逻辑电路;组合逻辑电路;1、写出逻辑表达式:;;例2:分析图示电路的逻辑功能。;2、列真值表;第一步:;组合逻辑电路设计步骤:; 例1:设计一个检视交通信号灯工作状态的逻辑电路。每一组信号灯由红、黄、绿三盏灯组成。正常工作情况下,任何时刻必有一盏灯亮,而且只允许有一盏灯亮。其它情况出现,电路发生故障,要求设计一个故障检测电路,提醒维护人员修理。;;◇用与或非门实现;第二节 常用组合逻辑电路;一、全加器 (full-adder);Ai Bi CIi;n = 2;n = 4;=1;串行进位全加器:;; 进位输出信号仅需要一级反向器和一级与或非门的传输延迟时间。;3;全加器的应用及应用实例;为什么片1的 C i 、片2的 B 要接地 ?;☆ 采用四位全加器将5421BCD码转换为2421。;输入:8421BCD码A3A2A1A0 和B3B2B1B0 ;D4 D3 D2 D1 D0;3;3;二、编码器 (encoder);八线-三线优先编码器(74LS148);输入(按键);编码输出; 例:将两片8/3编码器扩展成 16/4优先编码器, I15的优先权级别最高。;0 1 2 3 4 5 6 7;输入(按键);;

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档