数电第3章[组合逻辑电路].pptVIP

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 组合逻辑电路 ; 第三章 组合逻辑电路 ;本章内容提要 1.小规模集成电路(SSI)构成组合逻辑电路的一般分析方法和设计方法。 2.常用组合逻辑电路的基本工作原理及常用中规模集成(MSI)组合逻辑电路的逻辑功能、使用方法和应用举例。;逻辑电路;一.组合逻辑电路的特点 电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。 组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。;3.2 组合逻辑电路的分析方法和设计方法;例3.3.1:组合电路如图所示,分析该电路的逻辑功能。;(2)化简与变换: ;3.2.2 组合逻辑电路的设计方法;例1:设计一个三人表决电路,结果按“少数服从多数”的原则决定。 解:(1)列真值表: ; 如果,要求用与非门实现该逻辑电路,就应将表达式转换成与非—与非表达式:(德摩根定理) ; 例2: 一火灾报警系统,设有烟感、温感和紫外光感三种类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统产生报警控制信号。设计一个产生报警控制信号的电路。; (2)列真值表; 把逻辑关系转换成数字表示形式;; (4) 画逻辑电路图:  ;解:(1)列真值表(简化真值表,三输入应有八种情况,输入变量不独立,是有约束项的逻辑问题)。;(2)由真值表写出各输出的逻辑表达式:;3.3 若干常用的组合逻辑电路;生活中常用十进制数及文字、符号等表示事物。;一、普通二进制编码器;由真值表写出各输出的逻辑表达式为(利用了约束项化简): Y2=I4+I5+I6+I7 Y1=I2+I3+I6+I7 Y0=I1+I3+I5+I7; 用与非门和非门实现逻辑电路:;例*:设计一个键控8421BCD码编码器。;(2)由真值表写出各输出的逻辑表达式为(下式为利用约束项化简后的结果): ;重新整理得: ;(4)增加控制使能标志GS :; 优先编码器——允许同时输入两个以上编码信号,并按优先级输出。 ;输入信号以I7的优 先权最高,I0的优 先权为最低。;扩展电路功能: G1门、G2门、G3门组成控制电路。 S-控制端(选通输入端) Ys-选通输出端,低电平表示“无编码信号输入” YEX-扩展端,低电平表示“有编码信号输入”   ;把I1~I9的十个状态分别编成十个BCD码。其中I9的优先权最高,I1的优先权最低。;二-十进制优先编码器74LS147的逻辑图; 用两片74LS148接成16线-4线优先编码器. 将 A0~A15 16个低电平输入信号编为0000~1111 16个4位二进制代码。其中A15的优先权最高,A0的优先权最低。;3.3.2 译码器 ;二、二进制译码器 3位二进制译码器(3线-8线译码器) ;采用二极管与门阵列构成的3位二进制译码器;用与非门组成的3线-8线译码器74LS138;3线-8线译码器74LS138的功能表;三、二-十进制译码器74LS42:将输入BCD码的十个代码译成十个高、低电平输出信号。;;试用两片3线-8线译码器74LS138组成4线-16线译码器,将输入的4位二进制代码D3D2D1D0译成16个独立的低电平信号Z0~Z15。; 四、用译码器产生多输出函数;解:当S=1时,3线—8线译码器各输出端的函数式为:;经转换得:;五、数字显示译码器;按内部连接方式不同,七段数字显示器分为共阴极和共阳极两种。;45;;(4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可以作输出端。 作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭。因此BI称为灭灯输入端。 作输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。所以,RBO 又称为灭零输出端。;将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。; 3.3.3 数据选择器;以双4选1数据选择器74LS153为例,它包含两个完全相同的4选1数据选择器,两个数据选择器有公共的地址输入端,而数据输入端和输出端十各自独立的。通过给定不同的地址代码,即可从4个输入数据中选出所要的一个,并送至输出端Y。;在CMOS集成电路中经常用传输门组成数据选择器。以双4选1数选器CC14539为例:;试用一片双4选1数选器CC14539组成一个8选1数据选择器。;二、数据选择器的应用;例2:用八选一数据选择器产生三变量逻辑函数;可看出一片4选1数选器能产生任何一种最多3变量的逻辑函数,一片8选1数选器能产生任何一种最多4变量的逻辑函数,.....,即具有n位地址输入的数据选择器可以产生任何一种输入变量数不大于n+

您可能关注的文档

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档