网站大量收购闲置独家精品文档,联系QQ:2885784924

第三章运算方法与运算部件08本.ppt

  1. 1、本文档共146页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章运算方法与运算部件08本

计算机组成原理;计算机中完成运算的主要部件就是CPU中的算术逻辑运算单元ALU 计算机的运算可以分为: 数值运算和非数值运算 数值运算的基础是定点与浮点,其中以加法为核心;1. 定点加减运算; ;2、 ∵[X]补+[Y]补 = [X+Y]补 ∴ [Y]补 = [X+Y]补-[X]补 ……① 又∵[X-Y]补=[X+(-Y)]补 = [X]补+[-Y]补 ∴ [-Y]补 = [X-Y]补-[X]补 ……② ①+②得: [Y]补 +[-Y]补 = [X+Y]补-[X]补 +[X-Y]补-[X]补 = [X+Y+ X-Y]补-[X]补-[X]补= [X+X]补-[X]补-[X]补=0 ∴[-Y]补 =-[Y]补 即 [X-Y]补= [X]补+[-Y]补= [X]补-[Y]补 ;例1:已知机器字长n=8,X=44, Y=53,求X+Y=?;例2:已知机器字长n=8,X=-44, Y=-53,求X+Y=?;例3:已知机器字长n=8,X=0.1101, Y=0.0110,求X-Y=?;例4:已知机器字长n=8, X=- 0.1101, Y=- 0.0110求X-Y=?;2. 溢出的检测;例:已知机器字长n=8,X= 120, Y=10, 求X+Y=?;溢出判断规则与判断方法; (1) 进位溢出判断法 S⊕C; (2) 双符号位(变形补码)溢出判断法;例1:X=0.1001,Y=0.0101,求[X+Y] ;例2:X= - 0.1001,Y= - 0.0101, 求 [X+Y] =?;例3:X= 0.1011,Y= 0.0111, 求 [X+Y]补=?;解: [X]补= 11.0100+1=11.0101 [Y]补=00.0111 [-Y]补=11.1001 [X]补 = 11.0101 + [-Y]补 = 11.1001 [X+Y]补 =1 10.1110 两个符号位10不同,运算结果负向溢出。;补码加减法运算规则如下: 参加运算的操作数用补码表示。 符号位与数值位一样参加运算。 如果是加法运算,则直接相加 如果是减法,那么减数连同符号 位一起取反,然后末位加1。 运算的结果仍然是补码形式。;移位运算;逻辑移位;循环移位;移位时,数的符号位不变 算术运算数的移位操作会引起数值变化 右移一位,相当于带符号的数除以2(乘以1/2) 左移一位,相当于带符号的数乘以2 对于正数 原码、反码和补码均相同,移位时只需要在末端补“0”。 对于负数的移位,不同码制的处理不同;算术移位;原码算术移位;原码 符号位不参与移位,只是绝对值移位,其末端补入0 例:算术右移运算;原码 例:算术左移运算;补码算术移位;补码右移 例:设x= -1011000,则[x]补第一位为符号位。现将其真值x右移,再求出其对应补码,列式如下:;补码右移:符号位也随之右移且符号位不变 例:;补码左移 例:设x= -0010110,则[x]补,第一位为符号位。现将其真值x左移,再求出其对应补码,列式如下:;补码左移 左移时其末端补入0,若符号位与后一位相同,则数值高位移入符号仍会得到正确的符号;若符号位与后一位不同,在左移时会溢出,会破坏正确的符号位,表示超出数的表示范围 为了保持正确符号,往往采用补码变形码,使其有两位或多位符号位 ;反码右移:符号位也随之右移且符号位不变;反码左移 左移时其末端补入1,若符号位与后一位相同,则数值高位移入符号仍会得到正确的符号;若符号位与后一位不同,在左移时会溢出,会破坏正确的符号位,表示超出数的表示范围 为了保持正确符号,往往采用具有两位或多位符号位的变形码;已知[x]补=0.1011,[y]补=1.1011,求算术左移,逻辑左移、算术右移、逻辑右移后的值。;逻辑运算;BCD码;BCD码;BCD码运算; 算术逻辑单元(简称ALU);;常用组合逻辑;常用组合逻辑;常用组合逻辑;半加器;全加器;全加器;全加器;半加器与全加器;串行加法器;并行加法器;并行加法器;并行加法器的进位链;进位函数;串行进位;串行进位;并行进位;四位并行进位加法器;并行进位加法的特点;组内并行、组件串行;组内并行、组件并行;ALU举例;ALU结构;74181的控制信号;;74181功能;74181引脚;74181的正负

文档评论(0)

wuyoujun92 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档