网站大量收购闲置独家精品文档,联系QQ:2885784924

第五章、门电路与组合逻辑电路[w].ppt

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章、门电路与组合逻辑电路[w]

5-4 组合逻辑电路的分析与设计;第五章 门电路与组合逻辑电路; 5-1 数字电路概述 一、数字电路的主要特点 模拟信号与数字信号 电子电路中的电信号按其特点分为模拟信号与数字信号。 模拟信号——是随时间数值连续变化的电信号。 数字信号——是在时间上和数值上均为离散的突变的电信号。 ¤ 数字信号常取两种状态,既一定数值要求的高电平和低电平,分 别用H和L表示。 ¤数字电路重点研究输入与输出状态间的关系,所以也称逻辑电路。 图1.1.1 典型的数字信号;数字电路的两个主要特点; 二、脉冲信号波形与主要参数 ; 3、举例:下图所示为三个周期相同(T=20ms),但幅度、脉冲宽度及占空比各不相同的数字信号。; 三、 十进制与二进制;计数体制;例1、 将二进制数10011.101转换成十进制数。 解:(10011.101)2=1×24+0×23+0×22+1×21+1×20+1×2-1+0×2-2+1×2-3 =(19.625)10;例、将十进制数23转换成二进制数。 解: 用“除2取余”法转换: ;2、纯小数部分用“乘2取整”的方法; 有两种逻辑体制: 正逻辑体制规定:高电平为逻辑1,低电平为逻辑0。 负逻辑体制规定:低电平为逻辑1,高电平为逻辑0。 如果采用正逻辑,下图所示的数字电压信号就成为所示逻辑信号。 ;一、 三种最基本的逻辑关系;2.或运算;3.非运算; 二、其他常用逻辑运算;二、与门电路 ; 三、或门电路;四、三极管非门电路;5-3 集成逻辑门电路;1、TTL与非门举例——7400;2、TTL与非门的几个主要参数;平均传输延迟时间tpd——反映开关速度;输出低电平时电源电流ICCL与输出高电平时电源电流ICCH (1)IccL——是指当门电路的输出端为低电平时,该电路从直流电源吸取的直流电流。;(2)对于或非门及或门,多余输入端应接低电平,比如直接接地;也可以与有用的输入端并联使用。;(1)三态输出门特点与原理 三态输出门增加了控制端C,通过控制使其工作在两种状态:正常工作状态(实现与非逻辑关系)与高阻状态(禁止)。 EN=1时,相当于一个正常的二输入端与非门,称为正常工作状态。 当EN=0时,这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。;2、定律的证明方法:; 对偶规则的基本内容是:如果两个逻辑函数表达式相等,那么它们的对偶式也一定相等。 基本公式中的公式l和公式2就互为对偶 式。 ;4、逻辑函数的代数化简法; 逻辑函数的最简“与—或表达式” 的标准 (1)与项最少,即表达式中“+”号最少。 (2)每个与项中的变量数最少,即表达式中“· ”号最少。;用代数法化简逻辑函数的方法;(4)配项法。 ; 在化简逻辑函数时,要灵活运用上述方法,才能将逻辑函数化为最简。 举例子:;由上例可知,逻辑函数的化简结果不是唯一的。 代数化简法的优点是不受变量数目的限制。 缺点是:没有固定的步骤可循;需要熟练运用各种公式和定理;在化简一些较为复杂的逻辑函数时还需要一定的技巧和经验;有时很难判定化简结果是否最简。 ;5、逻辑图、逻辑表达式及逻辑状态 表的相互转换;将逻辑函数转变成逻辑状态表;将逻辑状态表转换为函数表达式;二、 组合逻辑电路的分析方法;二、组合逻辑电路的分析方法;解:(1)由逻辑图逐级写出逻辑表达式。为了写表达式方便,借助中间变量P。;三、组合逻辑电路的设计方法;得最简与—或表达式:;本章小结; 加法器;(一)半加器功能及真值表;(二)半加器逻辑表达式;(三)逻辑电路;二、全加器;(一)全加器功能及真值表;(二)全加器逻辑表达式;(三)逻辑电路;三、多位二进制数加法器;编码器;一、编码;二、2位二进制编码器;(2)列真值表 由于某一时刻编码器只能对一个输入信号进行编码,在输入端不允许出现两个或两个以上信号同时为1的情况下,所有Y0、Y1、Y2、Y3是互相排斥的,因此输出、输入之间的逻辑关系可以用简化真值表即编码表表

文档评论(0)

wuyoujun92 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档