第4章嵌入式硬件及接口开发-part2总汇.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
嵌入式硬件及接口开发;嵌入式硬件及接口开发;4.8 GPIO;;;;;; ... PINSEL0 = 0xFFFFFFFC; IO0DIR |= 0 IO0SET = 0 ...; ... uint32 PinStat; PINSEL0 = 0xFFFFFFFC; IO0DIR = 0xFFFFFFFE; PinStat = IO0PIN; ...;GPIO应用示例——使用GPIO控制蜂鸣器;GPIO应用示例——读取按键状态;LED接口电路;嵌入式硬件及接口开发;4.9 向量中断控制器;4.9 向量中断控制器;4.9 向量中断控制器;4.9 向量中断控制器;4.9 向量中断控制器;4.9 向量中断控制器;4.9 向量中断控制器;;;嵌入式硬件及接口开发;4.10 外部中断输入;;;中断源1 (WDT);;嵌入式硬件及接口开发;4.11 定时器;预分频器(PR、PC); ; ;定时器中断——定时器与VIC的关系;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;定时器中断;嵌入式硬件及接口开发;4.12 SPI??口;4.12 SPI接口;时钟极性控制位 —— CPOL;主机模式;;SPI应用示例;嵌入式硬件及接口开发;SCL; 在数据传送过程中,必须确认数据传送的开始和结束,这通过起始和结束信号识别。;总线时序;I2C总线规范——传输协议;I2C总线规范——传输协议;复合格式;4.13 I2C接口;嵌入式硬件及接口开发

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档