译者王建壮.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
译者王建壮

第七章第七章 时钟与电源管理 时钟与电源管理 第七章第七章 时钟与电源管理时钟与电源管理 译者 译者:王建壮:王建壮 译者译者::王建壮王建壮 概述概述 概述概述 时钟电源控制块由三部分组成:时钟控制,USB 控制和电源 控制。 S3C2440A中的时钟控制逻辑能生成包括CPU内部时钟(FCLK) 在内的所需时钟信号。主时钟脉冲 (HCLK)用于高级高精度 系统总线外围设备。FCLK 应用于CPU 的时钟,PCLK 用于APB bus 各种接口设备 。S3C2410 有两个锁相环,一个用于 FCLK,HCLK 和 PCLK,另一个用于 USB 块(48MHZ)。时钟控制 逻辑能产生没有锁相环 (PLL)的慢时钟和链接或不链接提 供给外围设备块的软件时钟,可以降低功耗。 关于电源控制逻辑,S3C2410A 有多种电源配置方案来保证对 假定任务的最佳功耗。电源控制块在S3C2440中能被激活成 四种模式:通用模式,慢模式,空闲模式和睡觉模式。 通用模式通用模式:此块为: S3C2440A 中的 CPU 和所以外围设备提供 通用模式通用模式:: 时钟。这种模式下,在设备都运行时,电源功耗将最大。它 允许用户用软件控制外设的运作。例如,一个定时器不需要 啦,用户可以断开提供给这个定时器的时钟以降低功耗。 慢模式慢模式:无锁相环模式: 。与通用模式不同,慢模式用外部时 慢模式慢模式:: 钟(XTlpll 或EXTCLK)直接作为 S3C2440A无锁相环的内部 时钟。这种模式中,能耗只取决于外部时钟的频率。锁相环 的功耗取消。 空闲模式空闲模式:此块在为其他外设提供时钟时: ,停止对 CPU内核 空闲模式空闲模式:: 提供时钟。空闲模式开降低 cpu产生的功耗。任何对CPU 的 中断请求可以在空闲模式中被唤醒。 掉电模式掉电模式:此块断开内部能源的提供: 。因此,不会产生 CPU 掉电模式掉电模式:: 功耗,如果不在此模式中唤醒内部逻辑,也不会产生内部逻 辑功耗。激活掉电模式需要两个独立电源。一个电源用于提 供唤醒逻辑控制的能源。另一个用于支持包括CPU 在内的其 内部逻辑块,并且可用电源开关控制。在掉电模式,这第二 个用于支持包括 CPU 在内的其内部逻辑块的电源被关闭。掉 电模式的启动唤醒取决于中断使能位[15:0]或者实时时钟 警告中断。 功能描述功能描述:: 功能描述功能描述:: 时钟体系机构时钟体系机构 时钟体系机构时钟体系机构 图 7-1 显示了时钟结构的框图。主时钟源来自外部晶振 (XTlpll)或一个外部时钟(EXTCLK)。 时钟发生器包括一个与外部晶振连接的震荡器 (震荡扩大 器), 同时也有两个锁相环 (相位锁定循环),用于产生 S3C2440A需要的高频率时钟。 时钟源选时钟源选择 择 时钟源选时钟源选择择 表格 7-1 显示了方式控制引脚 (OM3,OM2)不同组合的关系 表格表格 7-7-1 1 启动时时钟脉冲源选择启动时时钟脉冲源选择 表格表格 77--1 1 启动时时钟脉冲源选择启动时时钟脉冲源选择 模式引脚 主时钟锁 USB时钟锁 主时钟源 USB时钟源 [3:2] 相环状态 相环状态 00 开 开 晶振 晶振 01 开 开

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档