- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL字符及数据类械耐
第四章 VHDL字符及数据类型;4.1 VHDL文字;4.1.2 字符串;4.1.3 标识符;4.2 数据类型;4.2.1 VHDL的预定义数据类型;7. 字符串(STRING)数据类型;4.2.3 其他预定义标准数据类型;4.2.4 数组类型;4.2.4 数组类型;4.3 VHDL操作符;表4-1 VHDL操作符列表;表4-2 VHDL操作符优先级;
【例4.2】
SIGNAL a ,b,c : STD_LOGIC_VECTOR (3.1 DOWNTO 0) ;
SIGNAL d,e,f,g : STD_LOGIC_VECTOR (1 DOWNTO 0) ;
SIGNAL h,I,j,k : STD_LOGIC ;
SIGNAL l,m,n,o,p : BOOLEAN ;
...
a=b AND c; --b、c 相与后向a赋值,a、b、c的数据类型同属4位长的位矢量
d=e OR f OR g ; -- 两个操作符OR相同,不需括号
h=(i NAND j)NAND k ; -- NAND不属上述三种算符中的一种,必须加括号
l=(m XOR n)AND(o XOR p); -- 操作符不同,必须加括号
h=i AND j AND k ; -- 两个操作符都是AND,不必加括号
h=i AND j OR k ; -- 两个操作???不同,未加括号,表达错误
a=b AND e ; -- 操作数b 与 e的位矢长度不一致,表达错误
h=i OR l ; -- i 的数据类型是位STD_LOGIC,而l的数据类型是
... -- 布尔量BOOLEAN,因而不能相互作用,表达错误。
;4.3.2 关系操作符;4.3.3 算术操作符;【例4-5】
PROCEDURE adding_e (a :IN INTEGER ; b :INOUT INTEGER )IS
...
b := a + b ; ;2. 求积操作符;3.3.3 算术操作符;
【例4.8】
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY decoder3to8 IS
port ( input: IN STD_LOGIC_VECTOR (2 DOWNTO 0);
output: OUT BIT_VECTOR (7 DOWNTO 0));
END decoder3to8;
ARCHITECTURE behave OF decoder3to8 IS
BEGIN
output = SLL CONV_INTEGER(input);--被移位部分是常数!
END behave;
文档评论(0)