《数字电路拥碾逻辑设计》4.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电路拥碾逻辑设计》4

PAGE  PAGE 5 数字电子电路练习册(形成性考核册) (02级04春使用) 一、使用说明 数字电子电路是中央广播电视大学“电子信息技术”专业的统设必修课,是一门实践性很强的课程。课内学时108,6学分。根据本课程考核说明“期末考核分为终结性考核和形成性考核两部分”的有关规定,现编制本《练习册》作为本课程形成性考核的组成部分,各省级电大可根据实际情况进行补充和调整。 本《练习册》分四次安排,包括练习题和实验,请各地电大按照教学进度跟踪练习,以取得较好的学习效果。 第二次作业和实验 1.(3.2)写出图2.1(a)所示电路的逻辑符号和输出Y的表达式,并根据图(b)给定A、B、C的波形,对应画出输出Y的波形。 (a) (b) 图2.1 2.(3.7)写出图2.2所示电路输出Y的表达式,并根据给定A、B波形,对应画出输出Y的波形。 图2.2 3.(3.9)写出图2.3所示CMOS电路输出Y的逻辑状态。 图2.3 4.(3.10)试判断图2.4所示CMOS电路的逻辑功能,写出各电路输出Y的表达式。 图2.4 5.(3.13)为了实现表达式的功能,检查图2.5 CMOS电路有无错误,请改正。 图2.5 6.(4.1)写出图2.6 所示电路的函数式,说明各电路的逻辑功能。 图2.6 7.(4.5)用8线-3线编码器T4148(见图2.7)和门电路组成二-十进制编码器。 图2.7 8.(4.11)试用数据选择器实现下列函数,选择合适的器件,画出连线图。 (1)Y1=?A?BC+?ABC+?AB?C+ABC (2)Y2=?A?C?D+?A?BCD+A?CD+B?C+A?BC?D 9. 试用四位二进制加法器和四个异或门构成一个四位并行加、减运算的电路。当控制信号X=0时作加法运算;X=1时作减法运算。 10.(4.15)试用16选1数据选择和4线-16线译码器实现四位数码等值电路,当两个四位数码相等时输出为1,否则为0。画出电路图。 11.两片3线-8线译码器连成的电路如图2.11所示。3线-8线译码器T4138逻辑功能表达式见式2.11,正常工作时S1=1,?S2=?S3=0。填写真值表(见表2.11),说明电路功能。 图2.11 表 2.11 输入输出输入输出D3D2 D1 D0?Y0???Y1?Y2?Y3?Y4?Y5?Y6?Y7 D3D2 D1 D0?Y8?Y9?Y10?Y11?Y12?Y13?Y14?Y1500 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 10 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1  12. 3线-8线译码器的功能表达式和外部引线排列分别见式2.11和图2.12所示。试用3线-8线译码器构成一个全减器电路,全减器的真值表见表2.12所示。 表2.12 AiBiCi-1 DiCi AiBiCi-1 DiCi000 001 010 01100 11 11 01100 101 110 11110 00 00 11 图2.12 13. 双四选一数据选择器组成的电路如图2.13所示。列出真值表,分析该电路的功能。双四选一数据选择器的功能表达式见式2.13。 图2.13 Y0=( ?A1 ?A0 D10+ ?A1 A0 D11+A1 ?A0 D12+ A1 A0 D13 )·S Y1=( ?A1?A0 D20+ ?A1 A0 D21+A1 ?A0 D22+ A1 A0 D23 )·S (式2.13) 实验(请按本课程实验指导书要求): 1. 常用仪器设备的使用及集成门电路功能测试; 2. 组合逻辑电路;

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档