数字逻辑复系陌题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑复系陌题

一、写出二进制数1110001.11对应的八进制、十进制、十六进制和8421BCD码形式的数值。 (1110001.11)2 = (161.6)8 = (113.75)10 = (71.C)16 =(0001 0001 00118421BCD (6C.8)16=(1101100.1)2 = (154.4)8 = (108.5)10 =(0001 0000 1000. 0101)8421BCD 8421BCD=(1100010 )2=( 98 )10=( 62 )16。 二、下图所示各电路均由TTL门组成,已知Ron=3.2KΩ,Roff=0.91KΩ,试分别写出Y1-Y4的逻辑函数表达式。 Y1-Y4的逻辑函数表达式 Y1-Y4的逻辑函数表达式 1 1 三、 1.要将一D触发器转换为JK触发器,则应令D= 2.上升沿触发的JK触发器输入端波形(为异步清0端,为异步置数端)如下图所示,试画出输出端Q的工作波形。 3.上升沿触发的D触发器输入端波形(为异步清0端,为异步置数端)如下图所示,试画出输出端Q的工作波形。 4.上升沿触发的D触发器输入端波形(为异步清0端,为异步置数端)如下图所示,试画出输出端Q的工作波形。 5. 写出图示触发器的状态方程(为异步清0端,为异步置数端);已知输入波形,试画出输出端Q的工作波形。(8分) 四、 1.已知某逻辑函数的反函数为,则函数F=,其对偶式F*= 。 2.写出实现一位全加器的真值表,并用一片3-8译码器74LS138及必要的门电路实现该全加器。 设被加数为A,加数为B,低位进位为CI,和值为F,高位进位为CO 一位全减器的真值表 (3分) 输入输出ABCIFCO0000000110010100110110010101011100111111有真值表可得: F =f1(A,B,CI)=m1+m2+m4+m7 CO=f2(A,B,CI)=m3+m5+m6+m7 3.用PLA器件实现逻辑函数: 在下图中画出PLA结构图。 与阵列形成、、、、共5个与项 或阵列形成 、、共三个或项。 4. (1)写出实现一位全减器的真值表; (2)用一片3-8译码器74LS138及必要的门电路实现全减器; (3)画出用PLA器件实现该全减器的结构图。 (1)设被减数为A,减数为B,低位借位为Ci,差值为D,高位借位为Co 一位全减器的真值表 输入输出ABCiDCo0000000111010110110110010101001100011111D =f1(A,B,Ci)=m1+m2+m4+m7 Co=f2(A,B,Ci)=m1+m2+m3+m7 (2) (3)与阵列形成m1、m2、m3、m4、m7共5个与项(本题为最小项) (1分) 或阵列形成D =f1(A,B,Ci)=m1+m2+m4+m7,Co=f2(A,B,Ci)=m1+m2+m3+m7共两个或项。 (1分) 5.已知函数: F1(A,B,C)=∑m(2,3,4,5) F2(A,B,C)=∑m(1,3,4) 要求: (1)用一片3-8译码器74LS138及必要的门电路实现F1和F2; (2)画出用PLA器件实现F1和F2的结构图。 (1) (2)与阵列形成、、、共4个与项 或阵列形成F1(A,B,C)= +,F2(A,B,C)= +共两个或项。 6. 已知函数: 要求:(15分) (1)用一片3-8译码器74LS138及必要的门电路实现F1、F2和F3; (2)画出用PLA器件实现 F1、F2和F3的结构图。 =m1+m4+m5+m7 =m0+m1+m2+m6+m7 =m0+m1+m7 与阵列形成、、、、、共6个与项 或阵列形成 、、共三个或项。 五、 1.用卡诺图化简法将逻辑函数 F

文档评论(0)

hhuiws1482 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档