浙江大学数电CHAP3_4.pptVIP

  • 2
  • 0
  • 约小于1千字
  • 约 32页
  • 2017-05-04 发布于北京
  • 举报
浙江大学数电CHAP3_4

第四章 集成组合逻辑电路 ;集成组合逻辑电路功能的描述 ;1 8线—3线优先编码器CD4532;8线—3线优先编码器规模扩展;2 74HC138译码器 ;74HC138译码器规模扩展;74HC139(双2/4译码器) 规模扩展;应用集成二进制译码器实现组合逻辑电路;应用集成二进制译码器实现组合逻辑电路;3 集成七段显示译码器74LS247 ;4 集成二进制加法器74HC283 ;74HC283规模扩展;4位全加器的其它应用;4位全加器的其它应用;5 74HC151数据选择器 ;74HC151规模扩展;应用数据选择器实现组合逻辑电路;应用数据选择器实现组合逻辑电路;6 74HC85型集成四位数值比较器 ;74HC85规模扩展;74HC85规模扩展;74HC85规模扩展;7 74HC1180奇校验器 ;3.4.6应用PLD器件设计组合逻辑电路 ;低密度可编程逻辑器件分类;低密度PLD器件的结构特性 ;组合型PAL--低有效输出的固定结构 ;组合型PAL--可编程I/O结构 ;组合型PAL--可编程极性输出的固定结构 ;典型器件PAL16P8的部分??辑图 ;开发低密度PLD器件的过程 ;例,试用PLD器设计四位二进制比较器

文档评论(0)

1亿VIP精品文档

相关文档