第六章门电路与组合逻辑电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章门电路与组合逻辑电路

电 子 技 术;学习要点 基本门电路 组合逻辑电路的分析方法和设计方法 典型组合逻辑电路的逻辑功能和使用方法 编码器、译码器和数据选择器、加法器、比较器的电路构成与功能;7.1 基本 门电路 7.2 组合逻辑电路的分析与设计 7.3 编码器 7.4 译码器 7.5 数据选择器与数据分配器 7.6 加法器与数值比较器 ;6.1 基本门电路 理解和掌握门电路的性能特点及逻辑功能 能正确使用各种集成门电路 ; 6.1.1 分立元件门电路;6.1.2 基本逻辑关系及其门电路;F=AB;F=AB;2、或逻辑和或门电路;F=A+B;F=A+B;3、非逻辑和非门电路;4、复合门电路;由或门和非门构成或非门。;由与门、或门和非门构成与或非门。;(4)异或门与同或门;6.1.3 TTL集成门电路;1、TTL与非门;①输入信号不全为1:如uA=0.3V, uB=3.6V;3.6V;功能表;内含4个两输入端的与非门, 电源线及地线公用。;1、 电压传输特性:;0; 2)阈值电压八度音阶 在理想传输特性上输入电压规定的阈值。一般八度音阶取1.4V。 当 ui<八度音阶,认为输入低电平,输出高电平。 当ui>八度音阶,认为输入高电平,输出低电平。; 指一个“与非”门能带同类门的最大数目,它 表示带负载的能力。对于TTL“与非”门 没有? 10。;3)输入端经一电阻R接地 输入端经电阻接地,直接影响ui,影响输入电平。临界电阻值RT=1.45kΩ。 当R < RT时,相当于输入端接低电平; 当R > RT时,相当于输入端接高电平; 输入端悬空时,即R=∞,相当于输入端接高电平。;3、平均传输延迟时间 tpd;0;0; 当某一输入端接低电平,其余输入端接高电 平时,流出该输入端的电流,称为低电平输入 电流 IIL (mA)。;三、TTL门电路的其它类型 与非门是TTL的基本门。除此之外,还有或非、与、非、与或非、异或门等。除功能不同外,其它分析基本差不多。用TTL与非门可以组成以上各个门电路。 (一)OC门;OC门的作用: 1、实现线与 TTL与非门因输出电阻低,带负载能力差,同时又不能将两个门电路输出端连在一起,否则会破坏逻辑甚至烧毁管子。可以将多个OC门连接,实现与功能。 2、用于驱动高电压、大电流负载,如继电器。 Y B C D E F4;(二)、TTL三态门(TS门);三态门应用:; 三、 TTL门电路使用注意事项及其电路型号 1.注意事项 (1)电源和地 一般对电源的变化范围应控制在+VCC(+5V)的10%以内,即5V±0.5V;对要求严格的电源,应控制在VCC的0.25%变化范围内。 为了保证系统正常工作,必须保证电路接地的良好性。 ;3)多余输入端的处理 门电路多余输入端的处理办法如图所示。 ;2.TTL门电路的型号 TTL集成电路按国际通用标准,依工作温度不同,分为TTL54系列(-55℃~125℃)和TTL74系列(0℃~70℃)。每一系列按工作速度、功耗的不同,又可分为通用系列(标准系列)、H系列(高速TTL)、L系列(低功耗TTL)、S系列(肖特基TTL)和LS系列(低功耗肖特基),以及ASTTL(先进肖特基)、ASLTTL(先进低功耗肖特基)和FASTTTL(先童先进肖特基)等八个集成电路系列。;;(uA=0V时,VN截止,VP导通。输出电压uF=VDD=10V。 (2)uA=10V时,VN导通,VP截止。输出电压uF=0V。;四、缓冲器;①A、B当中有一个或全为低电平0时,VN1、VN2中有一个或全部截止,VP1、VP2中有一个或全部导通,输出F为高电平1。;①只要输入A、B当中有一个或全为高电平1,VP1、VP2中有一个或全部截止,VN1、VN2中有一个或全部导通,输出F为低电平0。; 四、氧化物半导体门电路使用注意事项及命名方法 1.注意事项 (1)操作规则 ① 在防静电材料中存贮和运输。用金属屏蔽层作为包装材料。 ② 需要矫直引线或手工焊接时,所使用的设备应接地良好。进行操作人员的服装应不产生静电。 ③ 对电路进行调试时,应先接通线路板电源,后接信号源电源;断电时应相反。电源接通期间,禁止将器件从测试座上拔出或插入。 (2)输入规则 ① 输入信号电压应控制在VSS ~VDD之间。 ② 输入端接低内阻信号源时,应在输入端与信号源之间串接限流电阻。 ③ 输入端接大电容时,

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档