网站大量收购闲置独家精品文档,联系QQ:2885784924

可编程中断操纵器Intel8259A.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编程中断操纵器Intel8259A

* 第7章 输入/输出与中断 7.5 可编程中断控制器Intel 8259A 芯片的特点: -可编写程序控制芯片的多项功能 -可提供多中断源的中断类型码 -中断源有多种触发方式 -可屏蔽/允许输入端的中断源 -采用NMOS工艺制造,只需要一组5V电源 使用形式: -单片方式——可提供8个中断源 -级联方式——最多提供64个中断源(9片) 8259A引脚及功能示意图 28个DIP封装 8个中断源输入 8个数据线 1位片内地址线 3条控制线 4条级联线 2条中断响应请求线 2条电源线 图7.22 8259A引脚 8259A引脚及功能结构 与中断源有关(14个) IR7?IR0:外部中断源输入引脚 INT:中断请求输出引脚,接8086CPU的INTR :中端响应输入引脚,接8086CPU的 CAS0 ?CAS2:级联选择线 SP/EN:级联控制线 8259A引脚及功能结构 与CPU有关(12个) D7?D0:8位数据传送线INT:中断请求输出引脚, RD、WR:读/写控制线 CS:片选控制线 A0:片内地址线 7.5.2 8259A的内部结构及外部引脚 1.8259A的内部结构 图7.21 8259A内部结构框图 中断请求寄存器IRR(Interrupt Request Register),8位,接受并锁存来自IR0~IR7的中断请求信号,当IR0~IR7上出现某一中断请求信号时,IRR对应位被置1;中断屏蔽寄存器IMR(Interrupt Mask Register),8位,若IRR中记录的各级中断中有任何一级需要屏蔽,只要将IMR的相应位置1即可,未被屏蔽的中断请求进入优先权判别器;中断服务寄存器ISR(In-Service Register),8位,保存当前正在处理的中断请求,例如,如果ISR的D2=1,表示CPU正在为来自IR2的中断请求服务;优先权判别器PR(Priority Resolver)能够将各中断请求中优先级最高者选中,并将ISR中相应位置1。若某中断请求正在被处理,8259A外部又有新的中断请求,则由优先权判别器将新进入的中断请求和当前正在处理的中断进行比较,以决定哪一个优先级更高。若新的中断请求比正在处理的中断级别高,则正在处理的中断自动被禁止,先处理级别高的中断,由PR通过控制逻辑向CPU发出中断申请INT。 数据总线缓冲器是8259A与系统之间传送信息的数据通道。 读/写控制逻辑包含了初始化命令字寄存器和操作命令字寄存器。其功能是确定数据总线缓冲器中数据的传输方向,选择内部的各命令字寄存器。当CPU发读信号时将8259A的状态信息放到数据总线上;当CPU发写信号时,将CPU发来的命令字信息送入指定的命令字寄存器中。 级联缓冲/比较器用来存放和比较在系统中用到的所有8259A的级联地址。主控8259A通过CAS0、CAS1和CAS2发送级联地址,选中从控8259A。 2.8259A的外部引脚 8259A采用28脚双列直插封装形式,如图7.22所示。 CS:片选信号,输入,低电平有效,来自地址译码器的输出。只有该信号有效时,CPU才能对8259A进行读/写操作。 WR:写信号,输入,低电平有效,通知8259A接收CPU从数据总线上送来的命令字。 RD:读信号,输入,低电平有效,用于读取8259A中某些寄存器的内容(如IMR、ISR或IRR)。 D7?D0:双向、三态数据线,接系统数据总线的D7?D0,用来传送控制字、状态字和中断类型号等。 IR7?IR0:中断请求信号,输入,从I/O接口或其他8259A(从控制器)上接收中断请求信号。在边沿触发方式中,IR输入应由低到高,此后保持为高,直到被响应。在电平触发方式中,IR输入应保持高电平。 INT:8259A向CPU发出的中断请求信号,高电平有效,该引脚接CPU的INTR引脚。 INTA:中断响应信号,输入,接收CPU发来的中断响应脉冲以通知8259A中断请求已被响应,使其将中断类型号送到数据总线上。 CAS0?CAS2:级联总线,输入或输出,用于区分特定的从控制器件。8259A作为主控制器时,该总线为输出,作为从控制器时,为输入。 SP/EN:从片/允许缓冲信号,输入或输出,该引脚为双功能引脚。在缓冲方式中(即8259A通过一个数

文档评论(0)

shaoye348 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档