第4,5章 - 触发器,时序逻辑电路习题答案....docVIP

第4,5章 - 触发器,时序逻辑电路习题答案....doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4,5章 - 触发器,时序逻辑电路习题答案...

第4章 触发器 4.3 若在图4.5电路中的CP、S、R输入端,加入如图4.27所示波形的信号,试画出其 和端波形,设初态=0。 图4.27 题4.3图 解:图4.5电路为同步RS触发器,分析作图如下: 4.5 设图4.28中各触发器的初始状态皆为Q=0,画出在CP脉冲连续作用下个各触发器输出端的波形图。 图4.28 题4.5图 解: 4.6 试写出 图4.29(a)中各触发器的次态函数(即Q1 n+1 、 Q2 n+1与现态和输入变量之间的函数式),并画出在图4.29(b)给定信号的作用下Q1 、Q2的波形。假定各触发器的初始状态均为Q=0。 图4.29 题4.6图 解:由图可见: 4.7 图4.30(a)、(b)分别示出了触发器和逻辑门构成的脉冲分频电路,CP脉冲如图4.30(c)所示,设各触发器的初始状态均为0。 (1)试画出图(a)中的Q1、Q2和F的波形。 (2)试画出图(b)中的Q3、Q4和Y的波形。 图4.30 题4.7图 解: (a) R2 = Q1 低电平有效 (b) CP3= CP 上降沿触发 CP4= CP下降沿触发 4.8 电路如图4.31所示,设各触发器的初始状态均为0。已知CP和A的波形,试分别画出Q1、Q2的波形。 图4.31 题4.8图 解:由图可见 4.9 电路如图4.32所示,设各触发器的初始状态均为0。已知CP1、CP2的波形如图示,试分别画出Q1、Q2的波形。 图4.32 题4.9图 解: 第5章 时序逻辑电路 5.1 分析图5.39时序电路的逻辑功能,写出电路的驱动方程、状态方程,设各触发器的初始状态为0,画出电路的状态转换图,说明电路能否自启动。 图5.39 题5.1图 解: 驱动方程:J0=K0=1, J1=K1=Q0, J2=K2=Q0Q1 状态方程:,, 状态转换图: 功能:同步三位二进制加法计数器,可自启动 。 5.5 用JK触发器和门电路设计满足图5.43所示要求的两相脉冲发生电路。 图5.43 题5.5图 解: 分析所给波形,可分为4个状态,00、01、11、01、00,由于有2个状态相同但次态不同,在实现途径上采用设计一个4进制计数器,再通过译码实现。计数器采用同步二进制加法计数器,其状态方程如下: 采用JK触发器,把上述状态方程与其特性方程比较系数,可见J0=K0=1,J1=K1= Q0,设计电路如下: 分析图示电路,可得其工作波形如下所示,可见满足题目要求。 5.6 试用双向移位寄存器74194构成6位扭环计数器。 解:作状态转换图如下: 用74194实现,首先扩展成8位移位寄存器;其次反馈形成扭环形计数器;解决启动的方法可采用清零或者置数法。此处采用清零法。 5.7 由74290构成的计数器如图5.44所示,分析它们各为几进制计数器。 图5.44 题5.7图 解:CP1=CP, S91= S92=0,R01= R02= Q3。电路的基本连接形式是5进制计数器,采用反馈清零法形成4进制计数器。其状态转换图如下: CP1=CP, S91= S92=0,R01= Q1 ,R02= Q2。电路的基本连接形式是5进制计数器,采用反馈清零法形成3进制计数器。其状态转换图如下: CP0=CP, CP1= Q0,S91= S92=0,R01=R02= Q3。电路的基本连接形式是10进制计数器,采用反馈清零法形成8进制计数器。其状态转换图如下: CP0=CP, CP1= Q0,S91= S92=0,R01= Q0,R02= Q3。电路的基本连接形式是10进制计数器,采用反馈清零法形成9进制计数器。其状态转换图如下: 5.8 试画出图5.45所示电路的完整状态换图。 图5.45 题5.8图 解:EP=ET= 1,RD=1,LD= Q2,DCBA= Q3100。电路采用反馈置数法,且2次所置的数不同。采用反馈置数法形成10进制计数器。其状态转换图如下: 试用74161设计一个计数器,其计数状态为0111~1111。 解: 作状态转换图,并作电路图如下: 5.10 试分析图5.46所示电路,画出它的状态图,说明它是几进制计数器。 图5.46 题5.10图 解: 分析图示电路,可见采用反馈清零法实现10进

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档