第二章可编程逻辑器件的基本原理﹝5﹞.pptVIP

第二章可编程逻辑器件的基本原理﹝5﹞.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章可编程逻辑器件的基本原理﹝5﹞

2.1 专用集成电路设计与可编程逻辑器件 2.2 可编程逻辑器件分类 2.3 可编程逻辑器件的发展历程 2.4 可编程逻辑器件的基本结构 ;2.1 专用集成电路设计与可编程逻辑器件;图2-1 ASIC的分类 ; 模拟ASIC由线性阵列和模拟标准单元组成。由于模拟电路的频带宽度、精度、增益和动态范围等暂时还没有一个最佳的办法加以描述和控制,因此与数字ASIC相比,它的发展还相当缓慢。但模拟ASIC可减少芯片面积、提高性能、降低费用、扩大功能、降低功耗、提高可靠性以及缩短开发周期,因此其发展也势在必行。 ;2.1 专用集成电路设计与可编程逻辑器件;2.1 专用集成电路设计与可编程逻辑器件;门阵列法 是较早使用的一种ASIC设计方法。用该法进行设计需预先制造好各种规模的硅阵列(称母片),其内部包括成行成列等间距排列的基本逻辑门、触发器等基本单元,芯片中留有一定的连线区。设计者根据所需要的功能设计电路,确定连线方式,将设计好电路的网表文件交给IC厂家。IC厂家再根据网表文件描述的电路连线关系,完成母片上电路元件的布局及单元间的连线,最后进行制版及流片。 利用门阵列法进行设计涉及的工艺少、模式规范、设计自动化程度高、设计周期短、成本低。但用该法进行设计,芯片面积利用率低、灵活性差且对涉及限制过多。;2.1 专用集成电路设计与可编程逻辑器件;2.1 专用集成电路设计与可编程逻辑器件;2.1 专用集成电路设计与可编程逻辑器件;2.2 可编程逻辑器件分类;2.2 可编程逻辑器件分类;这种分类方法比较粗糙,一般以GAL22V10作为对比,集成度大于GAL22V10的称为低密度可编程逻辑器件,反之为高密度可编程逻辑器件。GAL22V10的集成密度根据制造商的不同,大致在500~750门之间。;2.2 可编程逻辑器件分类;2.2 可编程逻辑器件分类;2.2 可编程逻辑器件分类;2.3 可编程逻辑器件的发展历程 ;2.3 可编程逻辑器件的发展历程 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;右图所示是GAL22V10的OLMC内部逻辑图,从图中看出,OLMC中除了包含或门阵列和D触发器之外,还多了两个数选器(MUX),其中4选1MUX用来选择输出方式和输出极性,2选1MUX用来选择反馈信号,而这些数选器的状态取决于两位可编程的特征码S2,S1的控制。OLMC根据S2,S1的值分别被组态为四种输出方式中的一种,如图2-8所示。这四种输出方式分别是: S2,S1=00时,低电平有效寄存器输出;S2,S1 =01时,高电平有效寄存器输出;S2,S1=10时,低电平有效组合I/O输出;S2,S1=11时,高电平有效组合I/O输出。S2,S1的值由计算机根据设计者设计文件中的逻辑关系自动生成,并通过编程器写入GAL器件。;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;2.4 可编程逻辑器件的基本结构 ;⑴ 基本可编程逻辑单元 基本可编程逻辑单元是实现逻辑功能的基本单元,基本可编程逻辑单元几乎都是由查找表(LUT,Look Up Table)和寄存器(Register)组成。 Xilinx可编程逻辑单元叫slice,它是由上下两部分构成,每个部分都由一个寄存器加一个查找表组成,被称为LC(Logic Cell)。 Altera可编程逻辑单元通常被称为LE (Logic Element),它由一个寄存器加一个查找表构成。 Altera大多数FPGA将10个LE组合成一个逻辑阵列块LAB(Logic Array BIock) 。 ;⑵ 可编程输入/输出单元(I/O单元) 可编程输入/输出单元简称I/O单元,它们是芯片与外部电路的接口部分,完成不同电气特性下对输入/输出信号的驱动与匹配需求。 ⑶ 丰富的布线资源 布线资源连通FPGA内部所有单元,连线的长度和工艺决定信号在连线上的驱动能力和传输速度。

文档评论(0)

junjun37473 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档