通用多通道数字下变频器的优化与实现 .pdfVIP

通用多通道数字下变频器的优化与实现 .pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通用多通道数字下变频器的优化与实现

学兔兔 第32卷 第9期 仪 器 仪 表 学 报 Vo1.32 No.9 2011年9月 Chinese Journal of Scientific Instrument Sep.2011 通用多通道数字下变频器的优化与实现术 邓晓平 ,田 茂 ,罗义军 ,王玉雌 (1武汉大学电子信息学院 武汉 430079;2南昌大学信息工程学院 南昌 330031) 摘 要:针对传统的多通道数字下变频处理运算量大、逻辑资源利用率低、难以实现同时对各通道高速率的数字中频信号进行 实时处理的缺点,研究提出了一种通用的多通道数字下变频优化方案,并将其在现场可编程门阵列(FPGA)平台上实现。该方 案采用相位旋转和分时复用技术,实现了对数字本振、半带滤波器及低通滤波器等组件的复用,提高FPGA逻辑资源的利用效 率。实验结果表明,该方案能有效减少多通道数字下变频处理的运算量,以较少的FPGA逻辑资源实现对高速数字中频信号的 实时处理,并且具备良好的移植性。 关键词:下变频;多通道;相位旋转;分时复用;FPGA 中图分类号:TN914.3 文献标识码:A 国家标准学科分类代码:510.40 Optimization and implementation of universal multi·—channel digital down·-converter Deng Xiaoping ,Tian Mao ,Luo Yijun ,Wang Yuhao , (J School of Electronic Information,Wuhan University,Wuhan 430079,China; 2 School of Information Engineering,Nanchang University,Nanehang 330031,China) Abstract:To overcome the shortcomings of traditional multi—channel digital down converter such as complex computa— tion,inefficient usage of logic resources and incapable processing high—speed multi—channel digital intermediate fre— quency(IF)signals synchronously in real—time,this paper introduces a scheme to optimize universal multi—channel digital down converter.The scheme was implemented in a field programmable gate array(FPGA)platform.It adopts the technologies of phase rotation and time division multiplexing,realizes the reuse of numerical controlled oscillator (NCO),half band filter(HBF)and low-pass filter(LPF)and improves the utilization efficiency of FPGA re— sources.Experiment result SHOWS that this scheme can realize real-time processing of high—speed multi—channel digit— al IF signals with le

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档