《数字电子技术基础第二版》5.1时序逻辑电路.pptVIP

《数字电子技术基础第二版》5.1时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术基础第二版》5.1时序逻辑电路

5.1 时序电路的基本概念 上页 下页 后退 模拟电子 数字电子技术基础 上页 下页 返回 (2) 时序逻辑电路:任一时刻的输出不仅与该时刻电路的输入信号有关,而且还与电路过去的状态有关。 5.1.1 时序电路的特点 (1) 组合逻辑电路: 任一时刻的输出仅与该时刻电路的输入信号有关,而与该时刻以前的输入状态无关。 1. 组合电路与时序电路的区别 2. 时序电路的结构框图 组合逻辑电路 存储 电路 z1 zj w1 wk x1 xi q1 ql … … … … … … … … 组合逻辑电路的部分输出W通过存贮电路输出Q反馈到组合逻辑电路的输入端,与外输入信号X共同决定组合逻辑电路的输出Z。 图中 X(x1,x2,…,xI )为外部输入信号 Z(z1,z2,…,zJ) 为输出信号 W(w1,w2,…,wK)为存贮电路的输入信号 Q(q1,q2,…,qL)代表存贮电路的输出状态 表示信号间的逻辑关系的三个向量方程: 式中tn和tn+1表示相邻的两个离散时间。 a. 输出方程 Z( tn )= F[X(tn),Q(tn)] b. 状态方程 Q(tn+1)= G[W(tn),Q(tn)] c. 驱动方程 W( tn )= H[X(tn),Q(tn)] 组合逻辑电路 存储 电路 z1 zj w1 wk x1 xi q1 ql … … … … … … … … (1) 根据存贮电路中触发器状态变化的特点,时序电路分为两大类:同步时序电路和异步时序电路。 没有统一的时钟脉冲,触发器状态变化由各自的时钟脉冲信号或由输入信号决定。 5.1.2 时序电路的分类 a. 同步时序电路 所有触发器状态变化都在统一时钟脉冲到达时同时发生。 b. 异步时序电路 (2) 时序电路按输出信号的特点又可以分为米里(Mealy)型和摩尔(Moore)型时序电路两种。 Mealy型时序逻辑电路的输出不仅取决于存贮电路的状态,还取决于输入变量的状态。 a. Moore型电路 Moore型时序逻辑电路的输出信号仅取决于存贮电路的状态。 b. Mealy型电路 5.1.3 时序电路的状态转换表、状态转换图和时序图 状态表也称状态转移表,是用列表的方式来描述时序逻辑电路输出Z、次态Qn+1和外部输入X、现态Q之间的逻辑关系。 (1) 状态表 状态转换表与真值表基本相同,它的行数等于该电路的状态数,列数等于输入信号组合(输入状态)数。行和列的首部表示相应的输入和现态。 (2) 状态图 状态转换图中的结点表示状态,连接结点的线表示状态之间的转换,转换方向用指向达到状态的箭头来表示。引起状态转换的信号条件用逻辑表达式或输入组合来标明,将它们放在线的上面或下面。 状态转换图是状态表的图形表示方式。 Mealy型状态图 Moore型状态图 (3) 时序图 时序图就是反映时序电路的输入信号、时钟信号、输出信号及电路的状态转换等在时间上的对应关系的工作波形图。

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档