- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
051_3电平异步时序逻辑电路分析
按电路工作方式划分 同步(Synchronous)时序电路——存储电路由带时钟控制的触发器组成,电路状态的改变由系统统一时钟控制。时钟到来前的状态为 “现态”,时钟到来后的状态为 “次态”。 异步(Asynchronous)时序电路 ——存储电路由触发器或延时元件组成,时序电路中状态的改变不受统一时钟的控制,输入的变化将直接导致输出的变化。 5.3 电平异步时序逻辑电路 信号在短时间内发生两次变化称为脉冲,若高电平持续时间较长称为电平,因此,电平是脉冲的一种特定形式。 5.3.1 电平异步时序逻辑电路的特点 1.电平异步时序逻辑电路的结构模型 电平异步时序逻辑电路结构模型特点: ⑴ 电路输出状态的改变是由输入电位x的变化直接引起。 ⑵ 二次状态 y 是激励状态 Y 经Δt 延迟 后的 “重现”。 ⑶ 输入信号的一次变化可能引起二次状态的多次变化。 2.输入信号的约束 输入信号的变化将引起输出和状态的变化,为保证电路可靠工作,对输入信号做以下约束: ⑴ 不允许两个或两个以上信号同时变化 ⑵ 电路进入稳定状态后才允许输入信号发生变化 3.流程表和总态图 使用流程表和总态图描述电路的工作过程和逻辑功能。 总态:电路输入和二次状态的组合,记作(x,y)。在流程表中,代表某个二次状态的行和代表某种输入取值的列的交叉点称为总态。 当输入信号作相邻变化不引起电路状态变化时,在表内总态作水平移动; 当输入信号作相邻变化引起电路状态变化时,总态先作水平移动至非稳态,再作垂直移动至稳态。 例:用或非门构成的 R – S 触发器为简单电平异步时序逻辑电路。 例:分析该电平异步时序逻辑电路 ⑶ 作出总态图 t0 t1 t2 t3 t4 t5 t6 t7 t 8 x2 x1 y2 y1 Z Δt Δt Δt Δt Δt Δt * * S2 / 0 S3 / 0 S4 / 0 S0 / 1 S1 / 0 S1 / 0 S2 / 0 S3 / 0 S4 / 0 S0 / 1 S0 S1 S2 S3 S4 x = 1 x = 0 次态 / 输出 Z 现态 x1 Z1 xn Zm ys … y1 Y1 … Yr 组合电路 存储电路 时钟 CP : : 同步时序逻辑电路 脉冲异步时序逻辑电路 1/0 0/0 S0 0/1 0/0 S4 S1 0/0 1/1 1/0 0/0 S3 S2 异步时序逻辑的分类: (1)电平型异步时序逻辑电路:触发器的翻转受触发信号的电平高低控制,接收作用的时间长; (2)脉冲型异步逻辑时序电路:触发器的翻转仅在触发信号的有关跳变沿发生,接收作用的时间短,较易把握。 x1 Z1 : : xn 组合电路 Zm yr … y1 Δt1 Y1 … Yr : Δtr 延迟 延迟 电路同样由组合电路和存储电路组成,但存储电路是由反馈回路中
文档评论(0)