EDA与VHDL知识点总结与期末考试试卷和答案.ppt

EDA与VHDL知识点总结与期末考试试卷和答案.ppt

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA与VHDL知识点总结与期末考试试卷和答案

EDA技术实用教程 第1章 概 述 1.1 EDA技术及其发展 EDA (Electronic Design Automation) 1.2 EDA技术实现目标 1.2 EDA技术实现目标 1.2 EDA技术实现目标 1.3 硬件描述语言 1.4 HDL综合 1.4 HDL综合 1.5 基于HDL的自顶向下设计方法 1.6 EDA技术的优势 1.7 EDA设计流程 1.7 EDA设计流程 1.7 EDA设计流程 1.8 ASIC及其设计流程 1.8 ASIC及其设计流程 1.8 ASIC及其设计流程 1.9 常用EDA工具 1.9 常用EDA工具 1.10 Quartus II简介 1.11 IP 核 1.12 EDA技术发展趋势 思考题 1-1 EDA技术与ASIC设计和FPGA开发有什么关系?FPGA在ASIC设计中有什么用途? 1-2 与软件描述语言相比,VHDL有什么特点? 1-3 什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么? 1-4 在EDA技术中,自顶向下的设计方法的重要意义是什么? 1-5 IP在EDA技术的应用和发展中的意义是什么? 1-6 叙述EDA的FPGA/CPLD设计流程,以及涉及的EDA工具及其在整个流程中的作用。 * * 20世纪70年代 20世纪80年代 20世纪90年代 21世纪后 1. 可编程逻辑器件FPGA/CPLD 2. 半定制或全定制ASIC (1)门阵列ASIC (2)标准单元ASIC (3)全定制芯片 3. 混合ASIC 1. 可编程逻辑器件FPGA/CPLD 2. 半定制或全定制ASIC (1)门阵列ASIC (2)标准单元ASIC (3)全定制芯片 3. 混合ASIC ● VHDL ● Verilog HDL ● SystemVerilog ● System C (1)大大降低设计成本,缩短设计周期。 (2)有各类库的支持。 (3)极大地简化了设计文档的管理。 (4)日益强大的逻辑设计仿真测试技术。 (5)设计者拥有完全的自主权,再无受制于人之虞。 (6)良好的可移植与可测试性,为系统开发提供了可靠的保证。 (7)能将所有设计环节纳入统一的自顶向下的设计方案中。 (8)在整个设计流程上充分利用计算机的自动设计能力,在各个设计层次上利用计算机完成不同内容的仿真模拟,在系统板设计结束后仍可利用计算机对硬件系统进行完整全面的测试。 1.7.1 设计输入(原理图/HDL文本编辑) 1. 图形输入 原理图输入 状态图输入 波形图输入 2. HDL文本输入 1.7.2 综合 1.7.3 适配 1.7.4 时序仿真与功能仿真 1.7.5 编程下载 1.7.6 硬件测试 1.8.1 ASIC设计简介 1.8.2 ASIC设计一般流程简述 1.9.1 设计输入编辑器 1.9.2 HDL综合器 ● Synopsys 公司的Synplify Pro综合器。 ● Synopsys 公司的DC-FPGA综合器。 ● Mentor的Leonardo Spectrum综合器和Precision RTL Synthesis综合器。 1.9.3 仿真器 ● VHDL仿真器。 ● Verilog HDL仿真器。 ● Mixed HDL仿真器(混合HDL仿真器,同时处理Verilog HDL、SystemVerilog与VHDL)。 ● 其他HDL仿真器。 1.9.4 适配器 1.9.5 下载器 软IP是用Verilog/VHDL等硬件描述语言描述的功能块,但是并不涉及用什么具体电路元件实现这些功能。 固IP是完成了综合的功能块。 硬IP提供设计的最终阶段产品:掩模。 (1)超大规模集成电路的集成度和工艺水平不断提高,深亚微米(Deep-Submicron)工艺,在一个芯片上完成系统级的集成已成为可能。 (2)由于工艺线宽的不断减小,在半导体材料上的许多寄生效应已经不能简单地被忽略。这就对EDA工具提出了更高的要求,同时也使得IC生产线的投资更为巨大。这一变化使得可编程逻辑器件开始进入传统的ASIC市场。 (3)市场对电子产品提出了更高的要求,从而对系统的集成度不断提出更高的要求。同时,设计的速度也成了一个产品能否成功的关键因素,这促使EDA工具和IP核应用更为广泛。 (4)高性能的EDA工具得到长足的发展,其自动化和智能化程度不断提高,为嵌入式系统设计提供了功能强大的开发环境。 (5)计算机硬件平台性能大幅度提高,为复杂的SoC设计提供了物理基础。

文档评论(0)

shaoye348 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档