第9章 时序逻辑电路 习题解答精要.doc

第9章 时序逻辑电路 习题解答精要

第九章习题 9-1 对应于图9-1a逻辑图,若输入波形如图9-54所示,试分别画出原态为0和原态为1对应时刻得Q和波形。 图9-54 题9-1图 9-2 逻辑图如图9-55所示,试分析它们的逻辑功能,分别画出逻辑符号,列出逻辑真值表,说明它们是什么类型的触发器。 (9-1) a) b) 图9-55 题9-2图 =1、=0 若触发器原状态为0,由式(9-1)可得=0、=1;若触发器原状态为l,由式(9-1)同样可得=0、=1。即不论触发器原状态如何,只要=1、=0,触发器将置成0态。 =0、=l 用同样分析可得知,无论触发器原状态是什么,新状态总为:=1、=0,即触 发器被置成1态。 ==0 按类似分析可知,触发器将保持原状态不变。 ==1 两个“与非”门的输出端和全为0,这破坏了触发器的逻辑关系,在两个输入 信号同时消失后,由于“或非”门延迟时间不可能完全相等,故不能确定触发器处于何种状态。因此这种情况是不允许出现的。 逻辑真值表如表9-1所示,这是一类用或非门实现的基本RS触发器,逻辑符号如题9-2(a)的逻辑符号所示。 对于(b):此

文档评论(0)

1亿VIP精品文档

相关文档