6.3常用时序逻辑电路选编.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6.3常用时序逻辑电路选编

6.3 常用时序逻辑电路 6.3.1 计数器 6.3.1 计数器 3 二进制同步减法电路 可逆计数 预置功能 清除功能 进位功能 集成同步二进制计数器74LS161 集成同步十进制计数器74LS160 十进制计数器 如何利用常用集成计数 器构成任意模制计数器 利用集成计数器组成任意模制计数器 应用N进制中规模集成器件实现任意模值M(MN)计数分频器时, 主要是从N进制计数器的状态转移表中跳跃(N-M)个状态, 从而得到M个状态转移的M计数分频器。 方法一 利用清除端复位法 当中规模N进制计数器从S0状态开始计数时, 计数脉冲输入M个脉冲后, N进制计数器处于SM状态。 如果利用SM状态产生一个清除信号,加到清除端, 使计数器返回到S0状态,这样就跳跃了(N-M)个状态, 从而实现模值为M的计数分频。 例 利用74LS160同步计数器实现模6计数分频。 思考题解答: 将vO1直接加到计数器清零端是可以实现清零的。 但是如果集成器件各触发器在翻转过程中,由于速度不等,就可能不能使全部触发器置0。 采用触发器后,Q端输出的清零信号宽度和计数脉冲CP=1的持续时间相同,可确保计数器可靠清零。 利用中规模集成器件的置入控制端,以置入某一固定二进制数值的方法,从而使N进制计数跳跃(N-M)个状态,实现模值为M的计数分频。 利用集成计数器组成任意模制计数器 利用集成计数器组成任意模制计数器 整体置零方式或整体置数方式 试用两片74LS160 构成二十九进制计数器 当第一片记到1001时进位输出变为1 当片1的Q3Q2Q1Q0=1001,片2的 Q3Q2Q1Q0=0010 清零 在二进制计算中,数据向高位/低位移位,就相当于乘/除运算。即数据每向高位/低位移一位,就相当于在原数据的基础上乘/除2.每移n位,则相当于乘/除以2n。 串入串出 环 形计数器 在非自启动环形计数器的基础上将反馈函数修改为 扭环 形计数器 并入串出 LOAD/SHIFT 并入并出 4位双向移位寄存器74LS194 例1 分析功能 例2 利用74LS194构成任意模值计数器(移存型计数器) 构成任意模值计数器,选择不同的并行输入数据 例:应用CT54195实现模12同步计数。 例:分析图所示序列信号发生器 解: 1 0 1 0 0 1 0 1 0 0 设计方法 1 确定最少触发器的数目n 例:设计产生序列信号发生器解:循环长度M=8,至少需要3位移位寄存器 例:用中规模器件设计序列信号发生器 100111 100111 1 0 0 1 1 1 1 0 0 1 1 1 1 0 0 1 1 1 1 0 0 1 1 1 计数型序列信号发生器电路结构比较复杂。但是有一个很大的优点,即能够同时生成多种序列组合。 例:使用中规模逻辑器件,设计序列为1101000101的计数型信号发生器。 解:设计模10计数器,即状态为 0110-0111-1000-1001-1010 1111-1110-1101-1100-1011 例:用中规模逻辑器件产生两个序列信号 (1)10101,10101 (2)11011,11011 本章小结 本章主要介绍了时序逻辑电路的工作原理、分析方法、设计方法以及常用时序电路等内容。 0 0 0 1 0 1 1 1 0 0 0 D0的值 000状态转移表 1 0 1 1 0 1 0 0 出现了两个111??? N=4 X X 1 X X X X 1 1 1 0 X X X 0 X 不具备自启动功能 修改设计 X X 1 X X X X 1 1 1 0 X X X 0 X Q3 Q1 0

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档