简述VHDL的基本结构和每部分的基本功能.docxVIP

简述VHDL的基本结构和每部分的基本功能.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简述VHDL的基本结构和每部分的基本功能

?1.1.简述VHDL的基本结构及每部分的基本功能。(1)库库是经编译后的数据集合,库中存放的是各种程序包、实体定义、结构体描述等。设计人员在用VHDL语言设计系统时,库中内容有的可作为标准,有的可作为资源被引用。库的作用就在于使设计者可以共享已经编译过的设计文件及有用数据。(2)程序包程序包是VHDL程序的公共存储区,在程序包内说明的数据对实体是透明的。程序包由程序包说明和程序包体组成。(3)实体实体可以表示小到一个与门,也可以大到一个数字系统,这个系统可以像微处理器一样的复杂。在实体的说明部分主要完成设计对象的输入输出端口名称、传输方向、数据类型的定义,即端口的定义。(4)结构体结构体是设计实体的具体描述,如果把设计实体抽象为一个功能方块图,结构体则描述这个功能方块图内部的具体逻辑实现细节。一个设计实体的内部实现细节通过结构体的具体描述表现出来。(5)配置配置是用于描述设计不同层次之间的关系和实体与结构体之间的连接关系。在实体与结构体之间的连接关系配置说明中,设计者可以利用配置语句为实体提供不同的结构体与之相匹配。在仿真设计中,可以利用不同配置方式选择不同结构体,分别对不同结构体进行仿真测试。2. 简述VHDL语言实体申明中:IN、OUT、BUFFER和INOUT等端口模式各自的特点。IN:输入型,只读模式。OUT:输出型,只写。BUFFER:缓冲型,带有读功能的输出模式,即输出并向内部反馈,out相似,但可读。INOUT:输入输出型,可读可写,可以通过该端口读入或写出信息。3. 在VHDL语言中,标识符必须遵循一些规则,有哪些规则?(1)标示符的第一个字母必须是英文字母。(2)标示符的最后一个字母不能使下划线字符。(3)标示符不允许连续出现两个下划线字符。(4)标示符不区分字母的大小写。(5)VHDL的保留字不能用于作为标示符使用。4. VHDL的数据对象有哪几种,它们之间有什么不同?答:VHDL的数据对象包括信号、常量、变量和文件4类。不同:信号代表连线,也可内连元件,信号也能表达存储元件的状态;常量是指那些设计描述之中不会改变的值,这个值通常根据说明来赋值,而且只能使用一次;变量用于进程语句和子程序(函数和过程)中作局部数据存储,分配的值能立刻成为当前值。

文档评论(0)

ktj823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档