WM8805数据手册中英文对照案例.docxVIP

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
* WM8805是一种高性能的用户模式S / PDIF收发器,支持8个接收通道和1传输通道。 *用晶振或由外部提供高质量的主时钟用来恢复低抖动地由S / PDIF提供的主时钟。*用高性能的内部锁相环产生所有典型的音频时钟。一个专用的CLKOU脚提供了一个高驱动时钟输出。 *通过提供一个选项,允许设备仅仅是用来清理(de抖动)接收到的数字音频信号。 *该设备可用于在软件的控制模式或独立的硬件控制模式。在软件控制方式,支持2-wire和3-wire接口模式。 *状态和错误监测是内置的,结果可以通过控制接口读出,在“标志”模式下通过音频数据接口GPO脚(音频数据和状态标志附加)。 *音频数据接口支持I2S,向左对齐,右对齐和DSP音频格式的字长16位,与采样率从32到192KHz/秒。 *设备提供一个28脚无铅SSOP封装。数字输入插脚有施密特触发器的输入缓冲区。参考表6设备配置在上电或硬件复位。锁相环和数字供电必须始终在供电电压范围0.3 v以内内。锁相环和数字地必须始终在地电压的0.3 v以内。1.锁相环和数字供电必须始终在供电电压范围0.3 v以内内。2. 锁相环和数字地必须始终在地电压的0.3 v以内。DEVICE DESCRIPTION设备描述INTRODUCTIONFEATURES介绍功能?IEC-60958-3 compatible with 32 to 192k frames/s support. IEC - 60958 - 3兼容32到192 k帧/ s的支持?Supports AES-3 data frames.支持aes 3数据帧?Support for reception and transmission of S/PDIF data.支持S / PDIF数据的接收和传输。?Clock synthesis PLL with reference clock input and low jitter output.时钟合成锁相环根据参考时钟输入并输出低抖晃的信号。?Supports input reference clock frequencies from 10MHz to 27MHz.支持输入参考时钟的频率从10 mhz到27 mhz。?Dedicated high drive clock output pin.专用高驱动时钟输出引线。?Register controlled channel status bit configuration.寄存器控制通道状态位配置。?Register read-back of recovered channel status bits and error flags.寄存器复诵的通道状态比特和错误恢复的标志。? Detection of non-audio data, sample rate and de-emphasis.检测非音频数据,采样率和去加重。?Programmable GPOs for error flags and frame status flags.可编程GPOs错误标志和帧状态标志。The WM8805 is an IEC-60958 compatible S/PDIF transceiver with support for up to eight receivedS/PDIF data streams and one transmitted S/PDIF data stream.这个WM8805是iec - 60958兼容的S / PDIF收发器,支持多达8个接收S / PDIF数据流和一个S / PDIF传输数据流。The receiver performs data and clock recovery, and transmits recovered data from the chip eitherthrough the digital audio interface or, alternatively, the device can loop the received S/PDIF databack out through the S/PDIF transmitter producing a de-jittered S/PDIF transmit data stream. Therecovered clock may be routed to a high drive output pin for external use. If there is no S/PDIF inputdata strea

文档评论(0)

希望之星 + 关注
实名认证
文档贡献者

我是一名原创力文库的爱好者!从事自由职业!

1亿VIP精品文档

相关文档