- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验1Quartus软件的基本操作
实验一Quartus 软件的基本操作
一、实验目的
1.熟悉Quartus 软件的基本操作,了解各种设计方法(原理图设计、文本
设计、波形设计)
2.用逻辑图和VHDL 语言设计一个异或门。
二、实验设计思想
异或门:当两个输入不同时,输出为1,否则为0
真值表
三、实验原理图
四、实验实现:
逻辑图:
VHDL:
五、功能仿真:
逻辑图仿真:
VHDL仿真:
输入B为0、A为1时,Output输出为1;输入B为0、A为0时,Output输出为0;输入B为1、A为0时,Output输出为1;输入B为1、A为1时,Output输出为0;
所以功能仿真正确。
六、实验总结
了解了异或门的功能及原理,熟悉了quartus软件的基本操作。了解了图像法和vhdl语言设计,两种方法都能实现异或门基本功能。并且知道了实验仿真验证逻辑是否正确。
文档评论(0)