- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Lattice Confidential * - * 常见的容易被忽略的问题: 时序约束 未用的管脚 管脚属性(管脚上下拉和电平标准) BANK电压/混合电压支持 管脚选择 设计的checklist 常见的容易被忽略的问题:时序约束 时序约束 一个设计工程至少要添加一条时序约束。 否则软件会根据map后的逻辑延迟估计一个频率约束,自动加到物理约束.prf文件中。对于较大规模的设计,尤其是FPGA,将造成时序不好过的错误结果,并将导致运行时间较长。 可以根据情况添加适当的过约束 不建议添加太过的过约束(5%) 频率约束 对没有使用时钟网络的时钟,需要使用保持时间约束。 添加PAR_ADJ,可以增加布线努力程度,同时不改变判断条件。 常见的容易被忽略的问题:管脚约束 管脚位置约束 1,给设计顶层用到的每一个管脚都应该添加位置约束、电平标准约束。 这些约束是根据单板硬件设计结束后就确定了的。 管脚时序约束 原则上说,每一个输入管脚都应该添加建立保持时间约束; 每一个输出管脚都应该添加输出延迟(Tco)约束。 这是根据硬件设计确定的。 常见的问题 1,不给管脚分配位置 ---软件会自动选择一个管脚。 2,给管脚加多少的建立保持时间/Tco约束比较合适? 常见的容易被忽略的问题:未用管脚的处理 管脚位置约束 1,对于没有指定位置的顶层管脚,软件会自动添加一个位置约束。 风险:如果输出标准与板子上对端器件冲突,容易造成单板损坏。 比如一个管脚与另外一个芯片(P1)的输出管脚相连。P1输出高电平时,如果FPGA/CPLD是输出低电平。 全部不用的管脚是什么状态? Lattice的器件不用的管脚是带弱上拉的三态。 不能在软件中设置不用的管脚的上下拉状态。 可以把需要设置的管脚加入设计顶层,输出对应电平,或者输出三态,然后控制其上下拉。 常见的容易被忽略的问题:管脚属性 管脚上下拉 驱动电流 斜率(slewrate) 开漏(OD) …… 常见的容易被忽略的问题:BANK电压和混合电压支持 每个BANK有各自的VCCIO PIN脚 混合电压的支持 ECP3 XO2 常见的容易被忽略的问题:管脚使用的其他问题 差分管脚 可以在设计顶层直接使用单端信号,而在约束中增加管脚电平标准为对应的差分形式即可,并把单端信号管脚分配给差分对的p端对应的管脚。软件自动完成差分转单端的转换,并且自动分配两个管脚给该差分对,其中p端就是在约束中添加给单端信号的管脚,n端是其对应的差分对的n端。 差分对的选择需要满足器件的要求。 不是任意两个管脚都可以用来做差分对。 module test_top ( input pin_m18, output pin_e22 ); 常见的容易被忽略的问题:管脚使用的其他问题 module test_top ( input pin_m18, output pin_e22 ); .pad文件 常见的容易被忽略的问题:管脚使用的其他问题 时钟管脚的选择 输入到器件内直接用作网络的,最好使用标注为 PCLK 的管脚。 输入到器件内部直接连接PLL,然后再做他用的,最好使用标注为 **_GPLL_IN_**的管脚 常见的容易被忽略的问题:管脚使用的其他问题 注意一些专用管脚的使用 1,有些器件支持多种加载方式。为了使用对应的加载方式,有些管脚是专用管脚,即使加载完成也不能用作用户管脚;而一些管脚却是多用途的,加载过程中作为加载管脚,加载完成后可以用作用户IO。这种多用途管脚需要在约束中添加相应约束。 2,对应PLL有一些管脚,只能做输入管脚。不能用作输出。 在手册中“Signal Descriptions”中有对管脚属性的一些说明,第二栏“I/O”中属性为I的,就只能用作输入。 常见的容易被忽略的问题:设计的checklist 每个器件都有一些硬件设计的checklist 1,ECP3: TN1189。 LatticeECP3 Hardware Checklist -- tn1189.pdf 2, PCB Layout Recommendations for BGA Packages -- tn1074.pdf。 3, MachXO2 Hardware Checklist -- TN1208.pdf 常见的容易被忽略的问题:设计的checklist TN1189示意 常见的容易被忽略的问题:设计的checklist TN1208示意 Open Discission Open Discission Time THANKS! Lattice Confidential * - *
您可能关注的文档
- JavaOOP项目案列.ppt
- JavaWeb开发环境配置.ppt
- 怀德学院1静力学公理和物体受力分析.ppt
- javaweb项目开发技术.ppt
- 怎样从宏观上把握.ppt
- java图片管理系统代码和设计16.ppt
- Java框架技术第二章Struts1框架技术基础.ppt
- 怎样把握文章线索.ppt
- Java程序设计-04面向对象的基本概念.ppt
- Java程序设计精编教程第五章类与对象.ppt
- 2025-2026学年初中艺术·音乐人音版北京2024七年级上册-人音版北京2024教学设计合集.docx
- 2025-2026学年初中音乐鄂教版2024七年级上册-鄂教版2024教学设计合集.docx
- 2025-2026学年初中音乐鄂教版2024七年级下册-鄂教版2024教学设计合集.docx
- 2025-2026学年初中音乐沪教版九年级下册-沪教版教学设计合集.docx
- 2025-2026学年初中音乐教科版2024七年级下册-教科版2024教学设计合集.docx
- 2025-2026学年初中音乐九年级上册沪教版教学设计合集.docx
- 2025-2026学年初中音乐九年级上册人教版(2024)教学设计合集.docx
- 英语模块一课后练习汇编.pdf
- 2025-2026学年初中音乐七年级下册苏少版(2024)教学设计合集.docx
- 2025-2026学年初中音乐八年级上册苏少版(2024)教学设计合集.docx
最近下载
- 输血记录簿单[整理版][文摘].pdf VIP
- 输血科程序文件.docx VIP
- 输血科生物安全管理操作手册.docx VIP
- 零售门店陈列管理标准手册.docx VIP
- 零售门店商品陈列与管理标准.docx VIP
- 年产5000吨塑料颗粒、1.2亿米滴灌带生产线建设项目突发环境事件应急预案.pdf VIP
- 年产15万卷农用节水滴灌带、5000吨农用再生塑料颗粒生产加工项目建设项目环境影响报告表.docx VIP
- 2024年《社区JW工作规范(试行)》题库.docx
- BFDX北峰BF-MT7250 数字调频车载台BF-MT7250 说明书.pdf
- 2026届高三数学一轮复习课件:充分条件与必要条件.ppt VIP
原创力文档


文档评论(0)