2.2引脚及功能.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.2引脚及功能

2.2 89C51单片机引脚及其功能 一、单片机的引脚 电源引脚:Vcc和Vss 外接晶体(时钟电路)引脚:XTAL1和XTAL2 控制信号引脚RST、ALE、PSEN、EA 输入/输出端口P0、P1、P2和P3 电源引脚:Vcc和Vss 时钟电路引脚: XTAL1和XTAL2 时钟电路引脚: XTAL1和XTAL2 时钟电路引脚: XTAL1和XTAL2 输入/输出端口 P0、P1、P2和P3 输入/输出端口 P0、P1、P2和P3 输入/输出端口 P0、P1、P2和P3 输入/输出端口 P0、P1、P2和P3 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 控制信号引脚:RST、ALE、PSEN、EA 单片机对外呈现3种总线形式 *由P2、P0口组成16位地址总线,寻址64K存储器空间; *由P0口分时复用为数据总线; *由ALE、PSEN、RET、EA与P3口中的INT0、INT1、 T0、T1、WR、RD共10个引脚组成的控制总线。 一个信号引脚具有两个功能,在使用时不应引起混乱和 错误: *对于多种型号的芯片,其引脚的第一功能信号是相同的, 所不同的只在引脚第二功能信号上; *对于9、30和31号引脚,由于其第一功能和第二功能信号是 单片机在不同工作方式下的信号,因而不会发生使用上的 矛盾; *P3口的情况有所不同,其第二功能信号都是单片机重要的 控制信号,因此在实际使用时,总是先按需要优先选用其 第二功能,剩下不用的才作为口线使用。 * * 主讲:武桐 第二章 89C51单片机硬件结构和原理 --89C51单片机引脚及其功能 ◆ 89C51除采用DIP封装外,还采用方形封装方式,为44只引脚。 ◆ 89C51单片机采用40只引脚 的双列直插封装DIP 方式, (Double In-line Package ) 目前大多数为此类封装方式。 图 2.6 MCS - 51单片机引脚管脚图 图 MCS - 51单片机实物图 2.2 89C51单片机引脚及其功能 二、单片机的引脚功能 40只引脚按其功能来分,可分为四部分: 2.2 89C51单片机引脚及其功能 二、单片机的引脚功能 1.Vcc(40脚):电源端,为+5V。 2.Vss(20脚):接地端,GND。 2.2 89C51单片机引脚及其功能 时钟引脚外接晶体与片内的反相放大器构成了一个振荡器,它提供单片机的时钟控制信号。时钟引脚也可外接晶体振荡器。 二、单片机的引脚功能 2.2 89C51单片机引脚及其功能 内部时钟方式 振 荡 器 2.2 89C51单片机引脚及其功能 (1)XTAL1 (19脚): 接外部晶体的一个引脚。在单片机内部,它是一个反相放大器的输入端。这个放大器构成片内振荡器。当采用外接晶体振荡器时,此引脚应接地。 (2)XTAL2 (18脚): 接外部晶体的另一端,在单片机内部,接至内部反相放大器的输出端。当采用外接晶体振荡器时,该引脚接收振荡器的信号。 2.2 89C51单片机引脚及其功能 (1)P0口(P0.0~P0.7 ) : ◆ 漏极开路的8位准双向I/O口; ◆ P0口可作为一个数据输入/输出口; ◆ 在CPU访问片外存储器时,P0口为分时复用的低8位地址总 线和8位数据总线。 4个8位并行I/O端口。 准双向:当I/O口作为输入时,应先向此口锁存器写入全1, 此时该口引脚浮空,可作高阻抗输入。 2.2 89C51单片机引脚及其功能 (2)P1口(P1.0~P1.7 ): ◆ 功能最单一的8位准双向I/O端口; ◆ 带内部上拉电阻。 4个8位并行I/O端口。 2.2 89C51单片机引脚及其功能 (3)P2口(P2.0~P2.7 ): ◆ 带内部上拉电阻的8位准双向I/O端口; ◆ 在CPU访问片外存储器时,它输出高8位地址。 4个8位并行I/O端口。 2.2 89C51单片机引脚及其功能 (4)P3口(P3.0~P3.7 ): ◆ 带内部上拉电阻的8位准双向I/O端口; ◆ P3口除作为一般I/O口外,每个引脚都有第二功能。 4个8位并行I/O端口。 2.2 89C51单片机引脚及其功能 (4)P3口(P3.0~P3.

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档