ch06-1时序逻辑电路的基本概念.pptVIP

  • 3
  • 0
  • 约1.18千字
  • 约 15页
  • 2017-05-21 发布于四川
  • 举报
* 6 . 时序逻辑电路的分析与设计 6.1 时序逻辑电路的基本概念 6.2 同步 时序逻辑电路的分析 6.3 同步 时序逻辑电路的设计 6.4 异步 时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的描述方式及其相互转换。 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用。 6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 6.1.2 时序电路逻辑的表达 1、时序逻辑电路 锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。 6.1 时序逻辑电路的基本概念 下页 返回 上页 串行加法器指将两个多位数相加时,采取从低位到高位逐位相加的方式完成相加运算。 需具备两个功能: 将两个加数和来自低位的进位相加, 记忆本位相加后的进位结果。 串行加法器电路 全加器执行三个数的相加运算, 存储电路记下每次相加后的运算结果。 3. 举例说明: 1. 时序电路的一般化模型 *电路由组合电路和存储电路组成。

文档评论(0)

1亿VIP精品文档

相关文档