- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的DVI数据存储与图像处理系统.pdf
第 26卷 第8期 长 春 大 学 学 报 Vo1.26 No.8
2016年 8月 JOURNAL OFCHANGCHUN UNIVERSITY Aug.2016
基于 FPGA的DVI数据存储与图像处理系统
施 众
(漳州职业技术学院 电子工程系,福建 漳州 363000)
摘 要:利用FPGA(现场可编辑f1阵列)芯片在 DVI数据处理进行了有效的尝试,设计了一个DVI视频接收存储
系统。系统采用SiliconImage公司生产的Sill161解码芯片完成前端数据解码工作,将解码后的RGB数据流与控
制信号同时传递到FPGA存储模块的入 口,由FPGA完成对数字图像的合并与存储工作,并能对接收到的数据进行
初步的数字图像处理工作。此外,本文还对 FPGA系统的仿真方法做 了一定研究,开发了利用Delphi软件参与仿
真的技术 。
关键词:DVI;FPGA;视频接收;图像处理;仿真
中图分类号:TN919 文献标志码:A 文章编号:1009-3907(2016)08—0001—08
随着数字信号接 口的普及,对应的视频检测与处理系统的设计变得尤为重要。在工业领域,DVI视频
模块既可对图像进行处理,又可将图像储存传送到远程控制单元 ,解决了DVI传送距离较短的问题,有很广
阔的市场前景,因此 ,还原、存储和处理DVI视频数据的技术才愈发重要。
1 相关技术基础
1.1 数字视频接 口DVI
数字视频接 口标准 DVI(DigitalVisualInterface)是 1999年 由SiliconImage、英特尔、康柏、IBM、惠普、
NEC、富士通等公司共同组成 DDWG(数字显示工作组)推出的接 口标准,它提供了计算机与显示器之间高
速数字连接 的行业规范。…
DVI接 口规定,数字信号采用TMDS(最小化传输差分信号)电子协议进行基本电气连接。TMDS信号在
具备数字信号的优点的同时,还能通过降低传输中的交叉电磁干扰,确保数据稳定性。¨DVI采用TMDS标
准对信号进行编码传送,图形控制器将像素数据与控制信号发送到TMDS发射机,发射机起到编码器的作
用,同时提供数据输出接 口,将 RGB信号和时钟信号分别发送到数据通道和时钟通道。在链路的另一端,
TMDS接收机对线路上送来的信号进行解码工作,还原出像素数据和控制数据送到显示控制器,从而驱动显
示器显示画面 。
图1为TMDS链路原理,可以看到,TMDS发射机 内部具有 3个编码器,对应红、绿、蓝三个颜色通道,此
外还需要输入数据使能信号 DE,时钟信号CLK和行场同步信号。在这里有几个方面需要注意:
(1)时钟信号是唯一的,最大限度减少了高速数据传送中因为可能的时钟抖动而产生的误差。
(2)只有蓝色通道的输入端有行同步信号和场同步信号,因为三个通道的行场信号必然同时出现,无须
描述 3次。
(3)控制信号和视频信号在蓝色通道被统一编码,接收方可以从通道中还原出行场同步信号与数据使
能信号 DE。
(4)数据使能信号DE,实际上也可称为消隐信号,当DE:1时,说明当前传送的是像素数据,反之DE=
0时,说明当前是控制信息,也就是行场同步信号。规定 DE=0时,最少持续 128个像素时钟,DE=1时,持
续时间不得超过8191个像素时钟。
收稿 日期 :2016-05-18
基金项 目:福建省教育厅科技项 目(JB14184)
作者简介:施众 (1982-),男 ,福建漳州人,讲师,硕士,主要从事电子与通信方面研究。
2 长 春 大 学 学 报 第26卷
图 1 TMDS链路原理
1.2 芯片选择与配置
FPGA(FieldProgrammableGateArray),即现场可编程门阵列,是一种 由可编辑逻辑器件 PLD(Program.
mableLogicDcvice)逐步发展上来的可编程半定制 电路芯片。FPGA属于可编程 ASIC
文档评论(0)