- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74LS283 功能:四位二进制超前进位全加器。 全加和半加: 若不考虑有来自低位的进位将两个1位二进制数相加,称为半加。 将两个多位二进制数相加时,除了最低位以外,每一位都应考虑来自低位的进位,即将两个对应的加数和来自低位的进位3个数相加,这种运算称为全加。 全加器 集成全加器 在一位全加器的基础上,通过多级级联可以构成多位全加器,称为集成全加器,而进位方式分串行进位和并行进位两种。 串行进位加法器:把n个全加器按低位的进位输出与高位的进位输入相连的方法连接起来,各位全加器的进位信号以串联形式逐位传递、逐位产生的并行加法器称为串行进位加法器。 并行进位加法器: 并行进位加法器的所有各位的进位都直接依赖最低位进位C-1(值为0),即所有各位的进位可以直接从C-1并行产生,因此又称为超前进位。超前进位的所有位数进位是同时完成的,运算速度快 。 4位串行进位全加器----采用四个1位全加器组成 本位和信号的产生 进位信号的产生 * 输入端:Ai、Bi、Ci-1 全加器逻辑符号: 输出端:Si、Ci 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 1 0 0 1 0 1 0 0 0 0 0 Ci Si Ci-1 Bi Ai 全加器真值表 A为加数,B为被加数 如A=1101, A3=1,A2=1,A1=0,A0=1 Ci-1表示进位输入 Ci表示进位输出 S表示本位和 例:11+10=101 若看高位则A1=1 ,B1=1,而低位进位输入C0=0,所以相加之后C1=1,S1=0。输出的结果就是C1S1S0=101 逻辑图 实现电路 逻辑表达式: 所求结果为:C3S3S2S1S0 超前进位全加器-----74LS283 超前进位加法器使每位的进位直接由加数和被加数产生,而无需等待低位的进位信号 进位输入是由专门的“进位逻辑门”来提供 该门综合所有低位的加数、被加数及最低位进位输入 超前进位加法原理 定义两个中间变量Gi和Pi : Si= Ki ⊕ Ci-1 Ci= Gi+Pi Ci-1 Gi= AiBi Pi= Ai+Bi ……产生变量 ……传输变量 注意进位信号的产生 ……中间变量 Ki= GiPi = Ai ⊕Bi Si= Ki ⊕Ci-1 Ci= Gi+Pi Ci-1 S0= K0 ⊕C-1 = A0 ⊕ B0 ⊕ C-1 S1= K1 ⊕C0 = A1 ⊕ B1 ⊕ C0 S2= K2⊕C1 = A2 ⊕ B2 ⊕ C1 S3= K3⊕C2 = A3 ⊕ B3 ⊕ C2 Si= Ki ⊕Ci-1 Ci= Gi+Pi Ci-1 C0= G0+P0 C-1 C1= G1+P1 C0= G1+P1 G0+ P1P0 C-1 C2= G2+P2 C1= G2+P2 G1+ P2 P1 G0+ P2 P1 P0C-1 C3= G3+P3 C2= G3+P3 G2+ P3 P2 G1+ P3P2 P1G0 + P3P2 P1 P0C-1 因为进位信号只与变量Gi、Pi和 C-1有关,而C-1是向最低位的进位信号,其值为0,即各位的进位信号都只与两个加数A和B有关,所以它们是可以并行产生的。 *
文档评论(0)