- 3
- 0
- 约2.53万字
- 约 40页
- 2017-05-27 发布于贵州
- 举报
基于FPGA来完成直接数字频率合成器(DDS)的设计规划
摘要
在信号发生器的设计中,传统的用分立元件或通用数字电路元件设计电子线路的方法设计周期长,花费大,可移植性差。本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。
侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计,DDS由相位累加器和正弦ROM查找表两个功能块组成,其中ROM查找表由兆功能模块LPM_ROM来实现。而通过设定不同的累加器初值(K1)和初始相位值(K2),可以调节两路相同频率正弦信号之间的相位差traditional method, which designs electronic circuits using discrete components or general digital circuits components, takes a long time with high cost, what’s more, the transplanting ability of it is unsatisfactory. In this design, the circuit is designed by means of EDA. Its output frequency range is 20Hz to 20KHz with an outpu
您可能关注的文档
- 在Protel99SE下实现可编程逻辑器件设计规划.doc
- 在线教育地_后MOOC时代_SPOC解析_康叶钦.pdf
- 在 Windows Internet Explorer 中地 WPS文档.doc
- 在结直肠癌循环肿瘤细胞中KRAS和PIK3CA地突变以及EGFR异质性地研究.ppt
- 在西门子PLC中使用SCL语言编程地技巧.doc
- 在多种口服抗糖尿病药物(OADS)治疗地.pdf
- 城市公共项目中PFI筹资模式地新思索.doc
- 地黄GAP种植与GMP加工项目可行性研究报告案例.doc
- 城市化背景下失地农民地转型问题研究——来自呈贡县XX村地表达.doc
- 城市十字路口交通灯控制系统的 PLC程序设计规划.doc
原创力文档

文档评论(0)